找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2136|回复: 3
打印 上一主题 下一主题

[仿真讨论] DDR2阻抗匹配问题,板子加工

[复制链接]

20

主题

142

帖子

569

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
569
跳转到指定楼层
1#
发表于 2011-9-23 17:06 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 congbupt 于 2011-9-26 11:15 编辑
- d% h- ~, v+ w) [$ g0 U
9 c$ i+ ]' p  w" m0 `小弟有个关于DDR2阻抗匹配的问题,想请教做板子的大牛。大家都知道,做DDR2的时候都加个源端端接电阻,通常有22欧或33欧的,这个根据仿真确定的。目前我见到两种形式,有点疑问,还请有经验的大神指导啊:
/ x; p; w3 t  t. c" Y& [- _, q2 m+ x6 S
1、见过没有加源端端接电阻的,他们说在加工板子的时候,让加工厂对单端线进行调整了,做成了50欧的匹配,这种方法可行吗?
6 h. |* X8 N9 q% K4 h
. C+ y8 ^9 p/ B9 _7 z" D
) B1 i$ W5 t+ b( C) c, y- p2、更常见的是加上源端端接电阻,那么以后加工板子的时候,单端线的阻抗还要匹配成50欧吗?就是要不要让工厂对这个线做50欧的匹配;
; P  Y9 n$ i# X4 s/ N7 e/ ?0 v% l# u5 i6 ]8 f9 |0 _
0 ?5 }6 u: |1 a' `
板子的整体阻抗50欧。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

20

主题

142

帖子

569

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
569
2#
 楼主| 发表于 2011-9-26 11:16 | 只看该作者
没人吗?自己顶一下,求高手!

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
3#
发表于 2011-9-26 11:39 | 只看该作者
DDR2数据组有片载端接,可以软件设置成50、75、150R三种也就是传输线可以是75、50、150R与之相对应。其它没有保守点加串阻做源端端接。

5

主题

962

帖子

3199

积分

五级会员(50)

Rank: 5

积分
3199
4#
发表于 2012-6-10 13:13 | 只看该作者
以上觀念都不正確 , 或多或少可能會出問題; S0 c5 Q5 p  ^, @
1. 讓工廠做阻抗匹配的想法一開始就不對了, 阻抗匹配是要看系統 , 不是看把電阻擺前面或放後面. 放不同的位置這個阻抗都不一樣. 用戴維寧等效電路來看阻抗就可瞭解問題點.( [% a1 r' }! e7 j" U1 |/ ]
2. 因為上述問題 , 因此要掛載的終端電阻值也會因此而不同. 這還是要做 SI 分析才知道那個位置及那個數值的電阻最合適.
8 y2 u4 n" T) J6 e0 q9 A0 E0 n) i  r1 h" l3 ^6 U
加掛終端電阻會提告系統阻尼因數 , 波形會因此而減少震盪與反射 , 但加得太高 , 則訊號爬升緩慢 , 也不行.
  G  m' P6 m* f$ `% }/ A4 w7 ?& q擺放得位置不對 , 造成輸出阻抗與負載阻抗不平衡 , 那就會形成反射 , 對訊號品質也是一個殺手.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 05:44 , Processed in 0.065356 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表