找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4139|回复: 11
打印 上一主题 下一主题

Decoupling Cap电容位置的摆放

[复制链接]

43

主题

139

帖子

1384

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1384
跳转到指定楼层
1#
发表于 2009-12-18 13:31 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 ieracll 于 2009-12-24 12:23 编辑 8 p  p9 p% k; _) e6 r4 y$ s

$ h  h% h) _% s/ q2 b) ?芯片电源pin脚的Decoupling Cap摆放位置 原则上是靠近pin脚摆放,而且电源要先经过电容再进入芯片的pin脚。
- Z0 X! [1 {! }: a5 i& e* u: Z      在这里有个疑问,decoupling cap 去耦原理是滤掉与其谐振频率相同的杂讯。那么假如 电源不是先经过电容再进入芯片的pin脚,是不是也同样也能起到滤波的效果?(因为杂讯走低阻抗路径,经过电容导入到地去了)
9 I4 g7 Q* T" a% h# b      另外一些BGA封装的芯片,电源pin脚的Decoupling Cap摆放 摆在背面靠近pin脚的位置,再通过VIA与电源pin相连 效果跟摆在芯片 正面 但是跟电源pin脚位置相比前者远  。这两种情况相比,哪种效果好?个人认为是前者好。 不过不是很确定。请高手们释疑解惑。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
2#
发表于 2009-12-21 14:43 | 只看该作者
前者

57

主题

278

帖子

1692

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1692
3#
发表于 2009-12-23 08:19 | 只看该作者
也不一定,看via电感和走线电感哪个大

0

主题

14

帖子

179

积分

二级会员(20)

Rank: 2Rank: 2

积分
179
4#
发表于 2009-12-29 21:11 | 只看该作者
第一个问题:6 u- Y3 K: u# X) P
这个问题你好像还没搞明白,先看看去藕的原理在说吧.
# S' v3 |# P9 p4 Y第二个问题:
8 Q% O3 o, I# F9 N3 \7 {主要看这个去藕回路的电感那个更小,不一定摆在正面一定好,看层叠结构和电源地平面的间距

116

主题

563

帖子

7196

积分

EDA365版主(50)

Rank: 5

积分
7196
5#
发表于 2010-2-26 11:11 | 只看该作者
个人理解:根据去耦的原理,下图两种电容摆放方式效果应该是一样的;1 k3 M% d+ [0 j3 _, h
可是大多数人都认为图1的摆放方式更好;
) N6 M$ T$ V9 x1 D* S有没有高手实际测量过?到底有没有差别?给个说法。# m: S( {) C$ O: r
谢谢啊!( l* r& n- P2 o$ O6 ^3 e6 q* H
. m$ K/ b9 i  v

20

主题

413

帖子

5131

积分

五级会员(50)

Rank: 5

积分
5131
6#
发表于 2010-2-26 23:08 | 只看该作者
圖一优於圖二:* V" K# B/ o$ V$ [9 i$ {: j
1. 防 IC 雜訊往外跑 ( DeCap),兩者相當。
) G# E6 @1 c, j$ }2. 防外部電源雜訊干擾 IC,則圖一优於圖二。

14

主题

211

帖子

2892

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2892
7#
发表于 2010-2-28 15:38 | 只看该作者
回复 5# pjh02032121
- D* o: Z0 H. k5 ^+ S# C7 @( ~% L( \4 C6 e
1 Q3 d' B! ]+ O3 @
    图一中C63,c66最好放的方向相反,这个是一个dell的专利。

116

主题

563

帖子

7196

积分

EDA365版主(50)

Rank: 5

积分
7196
8#
发表于 2010-3-2 10:03 | 只看该作者
回复 6# honejing
6 V# E/ M- G/ I- z+ X4 v; ~% _/ v! y' |4 W9 T% S
( S- h$ ]# o9 b( b/ q; R7 K" O* w! |
    根据去耦原理,信号(不管是有用的信号还是杂讯)只会走阻抗最低的路径。" N; B6 s5 x$ C; n+ |& r
图1图2不管电容如何摆放,杂讯都不会向电源的方向传播,而是沿着低阻抗路径(电容到GND)流动,所以他们的效果应该是一样的。: {) ?. h0 A' u+ n# r- `9 t
# n" z$ V) l: I9 o3 K7 v% e: R
小电容放的距离IC近是因为它的去耦半径小,大电容距离远,是因为去耦半径比小电容大;不管怎样到IC的距离应该都在他们各自的去耦半径内才有意义,否则放了也是白搭!
: T- s- I4 }' B0 J- C
9 ~6 M! d/ d4 [/ n" [, h7 s1 r2 B理论是这样的。还是那句话:实践是检验真理的唯一标准!!有没有自己亲测过的???给个测试的结果,让兄弟心里有底。

0

主题

1

帖子

7

积分

初级新手(9)

Rank: 1

积分
7
9#
发表于 2010-3-2 15:20 | 只看该作者
C66、C63小容量那个用更小的封装是不是去耦效果更好呢?

39

主题

448

帖子

2928

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2928
10#
发表于 2010-3-4 09:18 | 只看该作者
回复 7# ykwym
' J6 d/ e) k1 |1 K7 K2 F0 f1 }. u, j: |

/ K* U8 Z* Z2 e7 F6 |- V        这个先后顺序得看具体的电容容值吧?谁小谁在左边

25

主题

118

帖子

398

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
398
11#
发表于 2010-3-9 17:35 | 只看该作者
挑战传统啊,不过确实值得有人来测一下。

10

主题

277

帖子

1766

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1766
12#
发表于 2011-7-20 10:56 | 只看该作者
个人觉得第一种好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 12:51 , Processed in 0.068508 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表