一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
' j4 Y# {2 L' u你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
) h8 a# A0 Z& v3 ]6 V; M分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
7 v! Z, w5 F' E5 `% d多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
% w7 z7 k* ]9 ~0 W1 c, s6 L如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
- S5 A* x! ]6 p& U, b( G- E3 ~1,logic>>Net Schedule命令,6 \# @, a$ a6 c' q* R
& [6 J$ p7 r8 \1 Y# w
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin- O! U( u5 _) `( e% E
$ I7 o! f1 V9 x3 T2 Y9 q3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts* x$ f) f+ T6 W* K; R7 m1 d1 k
a8 [" A/ F1 ~
3 \' U4 {: O. b" ~& o
定义好T点之后就可以在规则表里面定义pinpair设置等长了 |