找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1689|回复: 10
打印 上一主题 下一主题

什么样的器件下面需要设置隔离区或挖空呢?

[复制链接]

39

主题

122

帖子

-1万

积分

未知游客(0)

积分
-11875
跳转到指定楼层
1#
发表于 2008-9-5 11:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
什么样的器件下面需要设置隔离区或挖空呢?什么样的器件下面需要设置隔离区或挖空呢?这样做的好处是什么呢? 谁有这方面的经验,请谈谈,好吗? 多谢谢!!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

34

主题

496

帖子

5714

积分

五级会员(50)

Rank: 5

积分
5714
2#
发表于 2008-9-5 12:42 | 只看该作者
说一个,网口变压器,下面所有层都挖空,内层禁止过线,可以避免外部干扰耦合到电源地。( ~: e6 E2 m2 S) k$ S& M- E* g
楼下继续。。

评分

参与人数 1贡献 +5 收起 理由
Allen + 5 谢谢回帖

查看全部评分

28

主题

268

帖子

4549

积分

五级会员(50)

Rank: 5

积分
4549
3#
发表于 2008-9-6 10:01 | 只看该作者
还有一些CONNECT 和Jack也是需要下方挖空的,当然走线也尽量避免...

评分

参与人数 1贡献 +5 收起 理由
Allen + 5 谢谢回帖

查看全部评分

12

主题

139

帖子

441

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
441
4#
发表于 2008-9-6 11:27 | 只看该作者
曾看到过继电器也挖空过,可能是为了防止爬电的。。。

117

主题

2352

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
13799

最佳敬业奖

5#
发表于 2008-9-6 16:53 | 只看该作者
RF设计中Antenna或者antenna pad下面都要净空,否则会影响天线的灵敏度。
谁画出这天地 又画下我和你

0

主题

12

帖子

-8962

积分

未知游客(0)

积分
-8962
6#
发表于 2008-9-12 10:09 | 只看该作者
在一些强电弱电隔离的光耦下面也是挖空或隔离的。比如变频器的IGBT驱动部分。

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
7#
发表于 2008-9-12 12:07 | 只看该作者
还有一些电感 好像也见过

3

主题

51

帖子

210

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
210
8#
发表于 2008-9-12 13:06 | 只看该作者
前辈们教育我说:
$ x# r) ^7 i$ }2 D: S7 ]是否挖空要看电路设计方面的要求,再结合具体的板子叠层结构来执行。
3 m) \, Y: `& s( g' H8 N7 S1. RF的TX/RX线下和相应的RF滤波器下(具体要参考RF阻抗设计和阻抗匹配的要求执行);% w0 \4 a, B% J" Y/ s0 Q9 z' J% A
2. 高频晶振及其相应的走线下。
2 Q) G3 J7 O7 ]4 P5 H, D, f  R; ?/ {; f- N
个人认为,挖空主要是改变阻抗控制线到相应的参考层距离来得到想要的阻抗值。所以,其参考层对应的区域内尽量不要走线。
0 a$ y* ~+ M" v一个是保证参考面的完整性;! E6 |; h9 i& I- {5 g2 n
另一个是防止其他走线上的信号对他形成干扰。+ H9 T0 \( g2 Z/ l

; R1 W6 h  b& Y/ }4 ~希望一直接受教育。。。

3

主题

51

帖子

210

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
210
9#
发表于 2008-9-12 13:09 | 只看该作者
对了,还有前面斑竹说的antenna(RF swith), antenna pad下。另外,我觉得,T_line下也有要挖空的情况。

8

主题

110

帖子

428

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
428
10#
发表于 2008-10-7 15:08 | 只看该作者
原帖由 tahoxu 于 2008-9-12 13:06 发表   T0 z1 \# B; U+ R7 U# e. F
前辈们教育我说:
- E3 Q* J# T  r6 X- t0 b  K是否挖空要看电路设计方面的要求,再结合具体的板子叠层结构来执行。
9 h4 F- \  F5 P' x1. RF的TX/RX线下和相应的RF滤波器下(具体要参考RF阻抗设计和阻抗匹配的要求执行);$ n; R. _' H6 B6 T( J, m4 X
2. 高频晶振及其相应的走线下。8 w  E) N8 @# }  _  s% F$ g

& d. f+ ~2 {' e) l; v; T个 ...

- |$ g1 D1 A+ U, M甚好。赞一个~~
On My Way!

0

主题

10

帖子

-1万

积分

未知游客(0)

积分
-12012
11#
发表于 2008-10-7 20:39 | 只看该作者
高频的数字接收部分,也需要挖空
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 17:29 , Processed in 0.062799 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表