找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6932|回复: 21
打印 上一主题 下一主题

关于DDR信号辐射问题

[复制链接]

1

主题

30

帖子

-8957

积分

未知游客(0)

积分
-8957
跳转到指定楼层
1#
发表于 2010-5-23 23:05 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下各位,我在做机器的EMI辐射实验时发现频点在DDR1时钟频率(133MHz)和它的倍频上老是超标,很难压下去。, p7 m: V7 s- H& E% Y
我看我师父的DDR1供电和参考电压引脚周围都放的是几个100n的贴片电容,稍远一点就是220微法的铝电解电容(看其他的参考设计也是这样)。请问高手是不是DDR附近一定只能放100n的电容(上面的设计是否有问题),还有就是是否有降低辐射的好办法。我是新手,问题有点低级,麻烦各位了
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!1

7

主题

38

帖子

274

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
274
推荐
发表于 2015-1-20 10:00 | 只看该作者
我这里从SI/PI的角度分析下这个问题:
( t7 R. \  a7 Z8 z8 j4 X133MHz刚好是时钟信号的频率,产生EMI的根源很可能是时钟信号,也可能是数据信号和地址信号
2 L* @! r8 C$ |' U  h# Q因为数据信号的频率是266MHz,地址是133MHz;! E) {* ~3 v" y6 r# q& {/ @! d
产生原因可能有:* K( l( U  E9 A/ W

! {# K$ e$ ?5 Z. `0 D3 E. y1.CPU的驱动能力过强,负载较轻导致信号过冲过大,高频分量增加,导致EMI;如很多芯片有不同驱动强度,这个
9 A) s' s( y3 a和负载大小,走线长度相关;
2 `7 I0 T( V0 P: d0 B( u4 G& e" Z% G  \; j
dq_full             Full-Strength IO Driver
5 P! l3 L& v. C! d: F8 g+ tdq_half             54% Reduced Drive Strength IO Driver
/ N* \: F3 c  L/ _4 X, i6 J3 O) O9 H6 i! v. Q" ?/ Q8 |
2.整个链路的阻抗不匹配,如CPU的输出阻抗,PCB走线阻抗,DDR的输入阻抗,不一致,导致反射大,导致EMI;DDR的数据线上需要串接电阻进行端接;地址和时钟信号) D( @7 U: V; O( ^, u, @
如果存在多负载也需要端接;
0 g/ H$ ?# B; x' X# j- Q. f/ v5 Z# x; L
3.DDR的电源完整性,如去耦不足,电源噪声大,影响信号质量;+ C9 [5 E. ?9 _( m
0 k& ~+ f' q6 i' Z9 K% E
4.SSN,DDR的信号I/O同时翻转导致,信号之间的串扰也会导致EMI;
0 q1 I3 O6 f" M3 p3 H: H' f
. G; V0 |2 F7 L2 c解决以上问题最好方法是通过仿真和测试配合调试。

19

主题

87

帖子

435

积分

EDA365版主(50)

Rank: 5

积分
435
推荐
发表于 2015-1-25 23:22 | 只看该作者
专业分析,受益匪浅

19

主题

277

帖子

816

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
816
2#
发表于 2010-5-24 18:00 | 只看该作者
本帖最后由 xyy_zhong 于 2010-5-24 18:05 编辑 # f& B. q3 r* d, O1 h- L  s5 e: h
3 o  z" A7 [0 I8 y. Y7 S; g5 z$ l
你把测试报告贴出来呀:超了多少个dB?(把频谱图贴出来吧)
4 m. p2 S2 ]* j! P- ^- M/ a* v" z还有就是把DDR这块PCB也贴出来!(几层板?把DDR这快内层分割也贴出来;还有把线款线距也说说.尽量说详细点吧): P6 V. }( _9 ?
你这样问那些大牛们怎么给你回答呀

1

主题

30

帖子

-8957

积分

未知游客(0)

积分
-8957
3#
 楼主| 发表于 2010-5-24 18:54 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-24 19:05 编辑
) t/ a: m, r% ~7 Q* M# S0 S' ~8 l# H' t4 s4 ^; Z
回复 2# xyy_zhong   W2 a& \4 Z: [# e
这是DDR的整体局,加亮的是2.5v供电,这个板子是两层板,其中靠近DDR的两个电解电容为10微法、100微法

1

主题

30

帖子

-8957

积分

未知游客(0)

积分
-8957
4#
 楼主| 发表于 2010-5-24 19:03 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-24 19:08 编辑 0 w- [- ]. d2 @. u1 R, }' ~$ n# l
3 o4 {4 A5 s) O3 l+ p+ k
回复 2# xyy_zhong
2 j) R7 T/ G, z- |- z* @+ s" T8 A4 {' j! B7 ?; n+ C1 e

3 K6 D2 y3 I. G5 g    其中BD5,BD8是121的磁珠,线宽为0.2mm,
$ s+ T/ Y: h3 x9 ]6 Z线距在0.15mm左右,做测试时133MH超了4个dB,666MHz超了1个dB,其他频点都很好

DDR1.jpg (83.53 KB, 下载次数: 12)

这是供电部分的电路

这是供电部分的电路

2

主题

41

帖子

-8915

积分

未知游客(0)

积分
-8915
5#
发表于 2010-5-25 10:18 | 只看该作者
楼主这板画的还挺漂亮的耶!
. F3 l- k6 F. ~( p- `% [个人看法仅供参考:5 B5 J& T) ~+ z: e
1、你的时钟是单端的还是差分的呀,信号波形如何.你的2.5V电源需要加粗,DDR芯片引脚加强滤波.
$ m) w" c3 a7 F. @2、你的DDR地层是不是走了线了,你可以用0欧姆把DDR下面断了的地连接起.
7 e9 @5 ^. I3 x" `4 u3、你们有没的频谱分析仪器,你可以用电场探头和线圈找找源头.是信号线还是时钟引起的,是DDR这块还是CPU引起的.

11

主题

95

帖子

978

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
978
6#
发表于 2010-5-26 11:33 | 只看该作者
在这里的电容主要是做电源去耦的
0 F6 F4 g. D) }0 R9 L( k从电源完整性的角度去看是要通过计算和仿真来得到结果,对于相对简单的应用(你们的板都布成2层了....)参考DDR设计建议里面的电容值进行原理图设计就可以了。电容要尽量靠近IC管脚摆放,小电容受到其去耦半径的制约要最近摆放,然后是大电容,电解电容一般具有较大的容量即ESR、ESL可以不用离很近。连接小电容到IC管脚的布线要尽量的短和粗~。简单的讲,小电容针对高频,大电容针对低频。. Q6 c( \' f1 x
对于你的板子,我觉得可以6 F5 r3 `  r* H" g9 k! V2 x5 f( c
1 适当加宽电源走线的宽度(空间还是有的),如果对IC送电网络的布线很长的话建议每800~1000mil就对电源网络加小电容对地(4.7nf经验值),过长的电源走线是很好的辐射天线。0 S! {4 W  x9 |+ s3 J+ T# @8 q$ A- z
2 注意下时钟线的布线,把它和其他信号线的间隔加大些能减少串扰,时钟信号千万不能跨分割布线
2 \2 V8 k+ x% U$ g3 C! }2 ]( m9 y3 图不完整,注意检查下数据线是也出现下方地平面不完整的情况
# l& `/ o( e5 p4 有一点我看不太明白,你们地址线上串的电容应该是靠近源端的,咋会和DDR离这么近,一般的33R(or22R)是针对 50ohm特征阻抗网络布线的匹配电阻,很显然你们这个双层板的阻抗要大的多,适当调整排阻位置并试试加大阻值,低成本板一般都不做阻抗控制的,有些端接就要靠试验了,这点对波形肯定有帮助,但对EMI影响估计不明显
- @  V6 E' g5 I$ A, ]5 你这4dB是CLASS A?估计有点难度 板子要好好优化 --高速线号换层 电源和地网络--

20

主题

413

帖子

5131

积分

五级会员(50)

Rank: 5

积分
5131
7#
发表于 2010-5-26 12:09 | 只看该作者
1. 100nF 是一般值,可以調變,但是要仿真輔助。
' f/ C& U0 M( y( i) r2. 如圖下方的幾個去耦電容接的像是浮地,有灌孔到下面的參考層嗎?若無,則要補灌孔。8 q' ^8 P" D* a& i! e# s
3. 兩層板而言,依你的線寬,特性阻抗可能都有一百多歐姆,時鐘線的串聯端接電阻可以適度加大到100歐姆左右。

1

主题

30

帖子

-8957

积分

未知游客(0)

积分
-8957
8#
 楼主| 发表于 2010-5-26 22:37 | 只看该作者
本帖最后由 shqlcdd 于 2010-5-26 22:41 编辑
% W' [; l, }( }/ n2 C% X8 Y, {5 z7 \& c. e% X( D. ]2 E
回复 6# keysheha " @  T/ \% t) H3 O! _- J& r1 D- L; b
. C, E2 h4 B: {* l
, g* P' Q. R; q7 H0 _
    首先谢谢你的帮助。其实这个板子不是我的,是我师兄的。我是新来的员工,
# H! h' l0 v% X& d' N* k所以做EMI这些跑腿的活都是由我来做。不过做EMI实验收获还是挺大的。  x  v6 _3 D+ s! _- y- t1 H
1,我看了数据线下面地平面确实有被割开。
- y4 ^# C! q. M* J  V2. 用软件计算了一下,信号线的特性阻抗差不多到140ohm了,应该会影响信号波形。你说端
5 _& U/ @+ l& p6 v    接电阻要尽量靠近源端,我看了靠近源端那边确实放不下了。(不过你说的经验确实很宝贵)
& `& j7 \. G9 }$ E# @) k. g3. 想问一下,好多地方说加宽电源走线的宽度,但我感觉走线只要能够达到电流容量了,为
6 O* {: Z5 W9 n* W! ~$ L( N     什么还要加宽啊。

1

主题

30

帖子

-8957

积分

未知游客(0)

积分
-8957
9#
 楼主| 发表于 2010-5-26 22:53 | 只看该作者
回复 7# honejing
& Y# t6 ^0 ~6 u1 \& l5 S% S# ~1 {9 b' }( S% }0 u

, y7 a* F# B8 X/ ?    谢谢你的建议。这个板子DDR下面电容有过孔到地,只是只打了3个过孔,
; {- C+ [% U; a可能少了点。用软件计算了一下,信号线的特性阻抗差不多到140ohm了,
* q* N* G) X# v' N5 a我试试用100ohm的端接电阻试试。另外我试了一下减小时钟差分电阻好像
* v4 ]3 p3 T6 z  P) _; ~$ e也有效果的。

11

主题

95

帖子

978

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
978
10#
发表于 2010-5-27 15:33 | 只看该作者
回复 8# shqlcdd
$ ]$ [; c" Z1 R+ O' K& i" L) I7 y

. k# o& l, {' F"3. 想问一下,好多地方说加宽电源走线的宽度,但我感觉走线只要能够达到电流容量了,为什么还要加宽啊。") c" v9 n6 K1 d9 u8 x9 }
较宽的电源走线具有较低的等效电感,这样对于数字IC有较低的高频阻抗,提高电源完整性。% I5 t( s9 Q8 F6 L% L& v" e' P
IC在低频情况下电流阻抗很小,但在高频下受到趋肤效应,以及高频本身特性就会导致阻抗过高。
' B, N2 K. K' y. s3 x
! E( l( }( s( D- F3 U2 E! j一旦IC内部电路有瞬态电流要求时,高阻抗不能很好满足其电源平稳特性,可能会带来功能甚至是性能的问题0 V! @; w! F) D- R. o2 Z
所以对于高速电路的电源线路,都要加宽些。

0

主题

14

帖子

-8984

积分

未知游客(0)

积分
-8984
11#
发表于 2010-7-4 23:48 | 只看该作者
学习了!

1

主题

183

帖子

2217

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2217
12#
发表于 2010-11-15 16:14 | 只看该作者
学习了~~

1

主题

48

帖子

-8918

积分

未知游客(0)

积分
-8918
13#
发表于 2010-12-17 15:24 | 只看该作者
学习了~~

5

主题

188

帖子

3973

积分

五级会员(50)

Rank: 5

积分
3973
14#
发表于 2010-12-19 15:13 | 只看该作者
高手好多啊   学习了

11

主题

63

帖子

405

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
405
15#
发表于 2010-12-20 17:49 | 只看该作者
下载来看看,谢谢楼主
- d4 Z, g  c1 t, a; i
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 06:38 , Processed in 0.088408 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表