找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1532|回复: 1
打印 上一主题 下一主题

BUCK拓扑最大占空比问题

[复制链接]

24

主题

1796

帖子

8046

积分

六级会员(60)

Rank: 6Rank: 6

积分
8046
跳转到指定楼层
1#
发表于 2013-4-9 12:56 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
首先,就我理解,目前功率不大的BUCK拓扑DCDC,基本都使用的是自举方式驱动内部NMOS,而一些DC资料里面提到过,对于自举电路,需要保证一个最小的自举电容充电时间(比如500K的DC大概对应200ns),才可以保证将来高电平驱动NMOS的可行性,电容充电时间不够,不能保证其有效驱动,这也就对应其最大占空比不能超过某个值(和工作频率有关),请问大神们,是不是所有的自举形式的BUCK拓扑都有此限制呢,因为有些DCDC里面根本没说到。求解,谢谢。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

21

主题

424

帖子

3599

积分

五级会员(50)

Rank: 5

积分
3599
2#
发表于 2013-4-20 23:08 | 只看该作者
目前buck dcdc大都是nmos上管吧,工艺决定的。2 a2 K. {0 I" f4 s) l& E; f% Q" m
所以如果使用自举驱动方式,给自举电容充电或者刷新电荷的时间是必须要匹配自举时间常数,主要取决于自举电阻,constraint=R*C/D (s)。
$ {) m$ r( f$ I  N" c如果采用直接驱动、浮栅驱动等等其他拓扑就没有这个问题了。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 00:53 , Processed in 0.055765 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表