找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 20869|回复: 44
打印 上一主题 下一主题

[善用Allegro]之Desgin Compare的用法与网表比较。

    [复制链接]

117

主题

2352

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
13799

最佳敬业奖

跳转到指定楼层
1#
发表于 2008-6-20 13:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
Allegro中自带有Design Compare工具,利用它可以比较明了的看到线路的差异。当然也可以通过SKILL进行比较,不过我们的目的是要善用Allegro,其它的方法暂且不提。
0 }2 X# V& w- C. b$ t( Z% B7 l一,打开需要进行的比较的BRD文件,执行Tools > Design Compare , 因为是基于JAVA,所以要等一下,如下图:  ^8 r9 F: o: O' B
5 c  J& E( \; J  _* \$ k  Y
二,此时在BRD目录下会生成同名的XML文件。然后点击File > Import  选择需要比较的netlist文件(本例中使用netlist格式为allegro.dll Or telesis.dll)。# q0 h  J1 L& l% {
左边窗口为当前BRD文件NETLIST目录树,右边为导入的NETLIST目录树。直接点击各个结点,左右窗口会自动同步。黄色代替NET中PIN有差异,绿色为OK,红色表示NET名差异。. n5 v  W. |9 R7 P) H7 M# \$ h

' q) A5 g9 U' u三,如果需要查看特定的OBJECT,可使用FIND与Filter功能,
; ]) N& P9 v0 o5 w! {& _$ j. L
& s9 V0 u2 [9 v7 o" q3 F8 k" ` 7 a6 q+ z" S5 R' |
# m& V1 S* {7 o+ q" r9 Z) z5 y
四,生成REPORT,直接执行TOOLS > Comparison Report ,选择保存目录即可。

评分

参与人数 2贡献 +20 收起 理由
dingtianlidi + 10 感谢分享
kxx27 + 10 感谢分享

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏23 支持!支持!3 反对!反对!
谁画出这天地 又画下我和你

27

主题

523

帖子

5134

积分

五级会员(50)

Rank: 5

积分
5134
推荐
发表于 2010-8-9 12:55 | 只看该作者
确的,楼主的方法不错,不过呢,还是会有不容的问题,如package全部有差别,这样会有很多不同多,有点烦。7 D7 h3 N0 ?! ^" l% ?. o
用File/Import/logic/选上Creat PCB SML from import data.点单击Desig compare,用这样的方法比较,可能是比较好的方法。
# ?# w5 N! ]* u' ^7 _8 \6 E备注:16.2版本这个功能,其它的版本有没有,我就不知道了。

37

主题

275

帖子

5563

积分

五级会员(50)

Rank: 5

积分
5563
推荐
发表于 2014-5-23 15:47 | 只看该作者
支持20#的方法,正在使用中。。。。。。
人生若只如初见,何事秋风悲画扇?等闲变却故人心,却道故人心易变。骊山语罢清宵半,夜雨霖铃终不怨。何如薄幸锦衣儿,比翼连枝当日愿。

25

主题

286

帖子

1734

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1734
推荐
发表于 2016-5-7 20:02 | 只看该作者
good ....有點想試試.....!

80

主题

208

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
2#
发表于 2008-6-20 14:08 | 只看该作者
原帖由 deargds 于 2008-6-20 13:55 发表
1 w; T" k6 U! u0 V6 hAllegro中自带有Design Compare工具,利用它可以比较明了的看到线路的差异。当然也可以通过SKILL进行比较,不过我们的目的是要善用Allegro,其它的方法暂且不提。
. k/ G2 r4 J1 N' l, O一,打开需要进行的比较的BRD文件,执行Tools > De ...

, Y% W/ A5 C) r) K3 ?2 k. V2 p9 f7 d# I: r5 }6 p8 Z
谢谢( ]  z: f9 S  L7 ^& v2 A$ q
请问orcad直接生成allegro网表是三个文件,选择import网表的时候,怎么选择呢?

117

主题

2352

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
13799

最佳敬业奖

3#
 楼主| 发表于 2008-6-20 14:11 | 只看该作者
原帖由 matice 于 2008-6-20 14:08 发表
, {" H. o- E$ H* n; ~8 W. M# o' R+ h) |2 i! ^% z, t6 x
- a- Z2 G7 @& ?+ \( g7 R6 [
谢谢
) y8 c8 ~: P  d0 Z请问orcad直接生成allegro网表是三个文件,选择import网表的时候,怎么选择呢?
" Z) {) E: a5 n3 E4 u1 M# r

4 ?7 u0 E. i5 ^2 D7 u* O, x如何没有allegro.dll使用telesis.dll也可以。
谁画出这天地 又画下我和你

80

主题

208

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
4#
发表于 2008-6-20 14:15 | 只看该作者
原帖由 deargds 于 2008-6-20 14:11 发表 3 k; O+ U9 g; Z) c, v) m7 I1 q9 y, Z

; r# I2 r6 U8 b7 k* U  F: b8251
+ x! Z: v7 R& l6 v$ V) w7 j2 @7 A; W5 b如何没有allegro.dll使用telesis.dll也可以。

  S. J$ y. m! C, |& U/ H4 |6 J
9 o9 W& p4 n- x6 C" b2 g0 l直接生成的那种3个文件的网表,没有办法比较吗?7 F, V$ @  N, D" _* m
也就是每次比较,都需要用orcad通过other方式来重新生成一个other的网表?

117

主题

2352

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
13799

最佳敬业奖

5#
 楼主| 发表于 2008-6-20 14:18 | 只看该作者
原帖由 matice 于 2008-6-20 14:15 发表
2 C4 c/ }6 B* m- b. |
6 k3 v) Q9 e; \8 W, T
9 v! k! _% Y( ~4 z直接生成的那种3个文件的网表,没有办法比较吗?
) L% S3 j; z' n, ]+ x# a也就是每次比较,都需要用orcad通过other方式来重新生成一个other的网表?

/ Y, D2 o0 Q1 l& l( e7 H9 f有兴趣的话你可以试一下。如果有更好的方法也可以分享一下。2 O8 e: a5 l- V+ H! N) G$ \( B
+ ?% l. c; {3 z2 v% S
[ 本帖最后由 deargds 于 2008-6-20 14:19 编辑 ]
谁画出这天地 又画下我和你

1

主题

270

帖子

892

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
892
6#
发表于 2008-6-27 09:51 | 只看该作者
现在有人要去抢机器去干的事情了...
2 B$ p# ~8 Z# Q- _我就是不明白为啥机器能够记忆的事情为啥人们总是希望插一脚呢,难道的你几记性比只认识01的电脑还要好?

12

主题

455

帖子

1605

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1605
7#
发表于 2008-6-27 19:20 | 只看该作者
谢谢分享~~

19

主题

101

帖子

265

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
265
8#
发表于 2008-6-27 20:52 | 只看该作者
首先得感谢LZ,但是我一直很纳闷,为什么需要比较不同的网表呢,什么情况下会需要你比较呢,我 怎么从来没遇到过这种场合啊,哈




Allegro视频下载:http://www.allegro-study.com/bbs/?fromuid=193

117

主题

2352

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
13799

最佳敬业奖

9#
 楼主| 发表于 2008-6-28 11:31 | 只看该作者
Original posted by towner at 2008-6-27 09:51 . c. U8 d" \3 ^# m5 k
现在有人要去抢机器去干的事情了...* m, m9 q! ?% U% B3 `: M
我就是不明白为啥机器能够记忆的事情为啥人们总是希望插一脚呢,难道的你几记性比只认识01的电脑还要好?

8 D- r/ J  C( F网表比较一般是HW或者其它部门需要的,需要确认线路更新,所以需要提供这种差异报告,这里也是使用Allegro本身的方法。$ c3 d' \$ w, i
# \5 }' ^  q. H6 W
[ Last edited by deargds at 2008-6-28 11:40 ]
谁画出这天地 又画下我和你

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
10#
发表于 2008-8-19 17:15 | 只看该作者
虽然回答有些晚但是正好看见了,也正好用到了,我说想问题下,如果用protel生成得tensit的文档是不是之间改一下后缀就可以了,可是我的怎么导入了,这么长时间也没导入不知道是什么原因
E文,太他妈的难看

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
11#
发表于 2008-8-19 17:16 | 只看该作者
晕,差了10万多里了,是telesis文件
E文,太他妈的难看

64

主题

369

帖子

1090

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1090
12#
发表于 2008-8-20 11:41 | 只看该作者
自问自答,这几天实在是心烦就弄allegro也不大熟练,所以没少问别人,今天就对我说的desgin compare的问题自己回答一下,由于是protel转过来的telesis文件,转换了很多格式都不支持,所以我有用orcad试了一下,发现最后得$End,不一致,就改了过来,呵呵 ,如后再把一些没有命名封装的元件随便写个封装,就差不多了可以导入了,因为是NG,元件所以不用封装
E文,太他妈的难看

49

主题

304

帖子

2169

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2169
13#
发表于 2008-11-28 14:00 | 只看该作者
为什么我点下比较去,什么都没发生呢?

30

主题

204

帖子

855

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
855
14#
发表于 2008-11-28 20:35 | 只看该作者
通常在完成pcb设计之后,需要和RD确认网表的正确性。我是使用一个小软件对比后生成的.err文件看是否有问题的

0

主题

32

帖子

-1万

积分

未知游客(0)

积分
-11997
15#
发表于 2008-12-1 13:53 | 只看该作者
楼上的小软件叫什么名字,能共享一下吗,谢谢,我的邮箱:lx_1003@163.com
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 16:56 , Processed in 0.074685 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表