|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
那张图片是pcb布局、走线。白色的是GND走线,紫色的是-5v走线,橙色的是+5v走线
1 p0 s4 F3 ^' L7 G! q
) R1 f$ @9 z, Y# [8 ^% ^- U' M: J, d5 a& m4 ^ k1 B
左边是几十m的载波数字调制,都是数字信号,包括时钟信号,高速信号,我的设计思路就是全部敷铜,可以保护时钟信号和高速信号,使数字电路这边有个完整的大地参考平面,降低噪声。运放那边采用正负5v供电,数字芯片跟模拟芯片供电也隔离开来。
7 q; r+ X7 C4 q- u/ B
; K8 R/ m* ?, }% F% J+ r: g9 d) O电源线跟地线靠的比较近,产生耦合电容,使大地的阻抗变低。# {- x6 q/ u& a$ ?1 M6 C6 W1 X
T: }8 A7 h! P' x2 x: F z右边的布局有数字跟模拟混合电路,每个模块的信号流都被大地包围啦,有个很好的回路也可以抑制emi,模拟反馈回路那个路径也是很短,信号流的环路面积尽量设计最小,使它产生干扰小。模拟部分的大地没有敷铜,还是产生噪声和干扰,知道是哪里设计思路出现问题啦。导致干扰的出现。1 O; s- U! T4 |
$ _" ~) j3 c( b8 t3 E
" ]7 x0 z- a1 p$ d; l希望大神们帮忙解答下,谢谢
# E$ o, k! G( _- n/ J& x2 ?0 R: I' _# H" x/ G) N0 x2 M7 ^
& U* y: o$ y$ Q9 L* T: `! I5 g( N/ x# B' @& I
5 V5 R1 y) f' u+ j8 r4 ?8 E8 ^8 |
- i& E4 O& h$ C1 f |
-
无标题.png
(705.03 KB, 下载次数: 5)
pcb布局、走线
|