|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
那张图片是pcb布局、走线。白色的是GND走线,紫色的是-5v走线,橙色的是+5v走线# A) B D5 T% f3 P( g5 r% b) W! t8 ]
% R, s7 ~ H8 b5 L
% X& g* |, m9 {左边是几十m的载波数字调制,都是数字信号,包括时钟信号,高速信号,我的设计思路就是全部敷铜,可以保护时钟信号和高速信号,使数字电路这边有个完整的大地参考平面,降低噪声。运放那边采用正负5v供电,数字芯片跟模拟芯片供电也隔离开来。
# C; x: y: C0 h
, `) \: \ [$ b& `. H' m1 c电源线跟地线靠的比较近,产生耦合电容,使大地的阻抗变低。
7 f9 Q/ g" b5 f! g( j3 W
" B; V7 E6 b# E* |- @1 @4 ^右边的布局有数字跟模拟混合电路,每个模块的信号流都被大地包围啦,有个很好的回路也可以抑制emi,模拟反馈回路那个路径也是很短,信号流的环路面积尽量设计最小,使它产生干扰小。模拟部分的大地没有敷铜,还是产生噪声和干扰,知道是哪里设计思路出现问题啦。导致干扰的出现。
7 J* i( z# x8 K) X9 ]% O$ A, l+ y8 n, @1 u# N
4 d5 {+ ^ {: o! y. z: S2 j
希望大神们帮忙解答下,谢谢
7 r* f9 e2 Z+ A9 [9 G n5 r4 Z9 W3 y7 \. q6 Q
$ r4 Q# K5 j. Z' X- P- q
) I6 z# h. \, K4 t( V4 f$ s0 l( d: X( l# ^% U' F+ L- H
/ Z0 r' b$ M4 l. S1 I1 J
|
-
无标题.png
(705.03 KB, 下载次数: 5)
pcb布局、走线
|