找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 73471|回复: 813
打印 上一主题 下一主题

《Mentor SiP系统级封装设计与仿真》出版与技术答疑!

     关闭 [复制链接]

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
跳转到指定楼层
1#
发表于 2012-10-8 15:31 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
鉴于本帖回帖数过多,查找不便,为方便讨论,本帖已关闭,任何技术问题,欢迎在本版另外发帖讨论!; i5 ~: {( L5 s. U" o5 n! |
# l* Z  \; E+ Y- W6 ]: g# J  }  [3 r0 i
) [0 A! _( o8 z* E. K5 u3 f: n0 v
Mentor市面上的参考书籍确实很少,这确实在一定程度上影响的Mentor工具的使用。7 g1 F: @+ z; e, [; z
) I1 M' n+ ~( B! C
《SiP系统级封装设计与仿真-Mentor Expedition Enterprise Flow高级应用指南》是一本以SiP(System in Package)技术为基础编写的,其所有的功能都是在EE 7.9.2~EE7.9.3设计平台中实现。其设计流程和PCB一样,包括:元器件建库、原理图设计、布局布线、规则设置、设计检查、生产数据输出等基本和PCB相同,PCB设计师可以参考相关章节。2 A1 }1 l1 c/ e! |' @

# W9 I1 f! t9 r1 I当然,这是一本PCB设计的提高书籍,除了PCB设计之外,本书对键合线(Wire Bonding)、芯片堆叠(Die Stacks)、腔体(Cavity)、倒装焊(Flip Chip)及重分布层(RDL)、埋入式无源元件(Embedded Passive Component)、参数化射频电路(RF)、多版图项目管理、多人实时协同设计(Xtreme)、3D实时DRC等最新的设计技术及方法做了阐述。% `* B3 h( Y) l5 C' @

* V; l, Y# F/ @# y* V' B如果想提高PCB设计技术,了解除了PCB之外更多新的相关设计技术,可以参考一下这本书。
% V, t+ j  Q" G+ j. E

* l+ p+ _2 ^% F3 a( d6 @+ q, F/ R

! T# J+ b. @3 r5 S% y# ]) k" z' e' m
" ?3 c" |1 r+ F7 u3 u6 ]6 M9 H  h. q* ?& Z

点评

支持!: 5.0
ray
支持!: 5
推荐一本版主的书:《Mentor Expedition实战攻略与高速PCB设计》  发表于 2015-1-23 16:51
支持!: 5
  发表于 2012-12-19 09:40
支持!: 5
好楼层啊  发表于 2012-11-15 15:21
支持!: 5
  发表于 2012-11-14 09:03

评分

参与人数 1贡献 +10 收起 理由
chensi007 + 10 赞一个!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏19 支持!支持!8 反对!反对!

64

主题

522

帖子

3590

积分

五级会员(50)

Rank: 5

积分
3590
推荐
发表于 2012-10-9 16:21 | 只看该作者
本帖最后由 zhongyiwaiting 于 2012-10-9 16:34 编辑 ) e4 B% B6 I  o: W
- v4 s2 q, z" m* |
LZ是AcconSys公司的李扬工程师?8 P! X8 H$ E8 l. e! E

, o0 v6 Q: \; b+ z9 }8 @希望EDA软件供应商的代理商的精英来EDA365论坛论道!3 k; ]# h  ?+ Z; y6 _6 S9 H
希望EDA软件官方积极参与进来!# p& C5 B' ]5 f5 O- K/ ~: n4 W% K* y
希望EDA365论坛是EDA软件官方与民间江湖人士的交流的平台!
& V8 C1 w& d& d7 }; B8 V促进中国PCB Layout事业的提高和繁荣!
4 X# H- a  k- y; R6 f- j" c7 @也希望大家(不论官方与民间江湖人士)珍惜和爱护及支持EDA365论坛!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
推荐
 楼主| 发表于 2012-10-16 13:15 | 只看该作者
richardhjc 发表于 2012-10-16 08:54
) {- ~* G/ x7 F2 i3 P5 H) o明白了,那也许是原理图用DC设计的,所以无法同步的关系。 谢谢。
( s) j% ?9 T" ^7 B+ N另外请教一下,EE中有没有方便的方法 ...
" O: U/ l" K& _( Y# ~

1 ~  X9 i# t7 ]9 s% z
  i4 l" Y  k( v/ d9 ~布线设置里有prevent loops,DRC检查里也有相关选项,可配合使用

batch DRC.PNG (204.03 KB, 下载次数: 26)

batch DRC.PNG

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
推荐
 楼主| 发表于 2012-10-14 20:36 | 只看该作者
回复15楼。
1 I/ A7 o$ r9 S0 E
4 X; R( C+ t+ H0 j7 O( h谢谢两位的回答。现在发现,以前的原理图是design capture设计的,但是EE7.9.3却没有这个工具,而DxDesigner打开design capture的一直有问题,不知道如何解决。- M1 u3 Y& \2 k3 @* H
DxDesigner无法打开design capture的设计,需要转换,开始菜单 > 所有菜单 > Mentor Graphics SDD > Translators > DC2DX Translator,可以试一下。7 x, T3 ?/ V1 X+ \9 l; Z
顺便吐槽一下,EE这么高级的软件,使用上也不是很顺手。当然我是初学者。' F+ _5 v) v& c9 P# _2 A" G* D
比如 plane assignment,布线后看不到,后来是用了别的方法看到的。
( A, j# W; n/ C1 D) w: N正常应该是在布线模式下看得到,不知你用了何种方法看到的?
. v* V6 [; ]7 g) D5 m5 @1 w/ z: h5 rdisplay太多选项,不小心选择了minus display后,无法恢复到以前的。%
6 j  W8 e" ]; Y9 s# X2 V. ~最好保存显示设置Save Scheme,也方便以后调用。8 ~7 z! C, s6 @" b# M- O6 k
layer的颜色层指定后,不知为何有时候自己改变。$ B4 b6 M( s! V+ H
有可能是Display Scheme变化造成的,调用自己保存的Scheme即可。! `- _. j; E. W8 i' i3 _" d" F6 r
还有比较不爽的是,无法让每个net name显示出来,所以要看net name的时候,要逐一选择。我比较习惯pin上能够显示net name,这样在布局规划的时候,比较直观。
1 H" z; J, ?/ D( s* t% x  F5 x/ c1 D这个功能目前确实没有哦
$ {% n0 |' K, o, R+ e然后desing capture brower,high light whole net,居然不能跨页,模糊搜索也不尽人意,sigh。
4 s# J; d7 Q( T& i5 Q1 ]  O5 b, wDesing capture不太熟悉,我接触的时候基本就是DX了。
, S# ~2 z2 Y- t! r- r# B; N

64

主题

522

帖子

3590

积分

五级会员(50)

Rank: 5

积分
3590
推荐
发表于 2012-10-8 17:29 | 只看该作者
本帖最后由 zhongyiwaiting 于 2012-10-8 17:30 编辑 - O' \% H9 F8 U8 ^& J
: W, g: @  @# p6 a+ q0 D
希望李扬先生编写一本书:以Dx-EXpedition流程,以工程项目为实例进行编写!
* x; L* }9 a% ~2 Z期待中......- l$ _- B$ K$ C6 s; ?3 R# v% _# ]
持人民币待购!!!

64

主题

522

帖子

3590

积分

五级会员(50)

Rank: 5

积分
3590
2#
发表于 2012-10-8 17:05 | 只看该作者
本帖最后由 zhongyiwaiting 于 2012-10-8 19:44 编辑 3 |2 ^+ U# @4 _6 ~

5 O% \$ B* [+ g8 J* R% G$ Y顶起!, _  r# U# v  S
看目录,这本书应该是侧重IC版图设计的吧!
( H2 D% f0 T0 z8 ]5 ~& h) Z8 w- Y. G& y% S! d4 `
SEE:http://www.tushucheng.com/book/3083082.html
3 ^9 E3 z, ?) c1 G  K- q. Y6 e& t: B# d
内容提要:  u( W1 ~8 y% ^# s9 u  c$ u$ `
李扬、刘杨编著的《SiP系统级封装设计与仿真——高级应用指南》介绍了SiP系统级封装的发展历程,以及当今最热门的SiP技术,并对SiP技术的发展方向进行了预测。 ) U$ b% @7 ?9 Z4 h
本书重点基于Mentor Expedition Enterprise Flow设计平台,介绍了SiP设计与仿真的全流程。特别对键合线(wire Bonding)、芯片堆叠(Die Stacks)、腔体(Cavity)、倒装焊(Flip Chip)及重分布层(RDL)、埋入式无源元件(Embedded Passive Component)、参数化射频电路(RF)、多版图项目管理、多人实时协同设计(Xtreme)、3D实时DRC等最新的SiP设计技术及方法做了详细的阐述。在本书的最后一章介绍了SiP仿真技术,并通过实例阐述了SiP的仿真方法。
0 \3 k/ X5 L# v6 n3 m《SiP系统级封装设计与仿真——高级应用指南》适合SiP设计用户、封装及MCM设计用户,PCB设计的高级用户,所有对SiP技术感兴趣的设计者和课题领导者,以及寻求系统小型化、低功耗、高性能解决方案的科研工作者。目录:
. P% U7 T/ f8 |% x3 g第1章 Mentor公司SiP设计仿真平台 : h; Q9 v* l% w
1.1 从Package到SiP的发展 9 v* c# O/ Q3 o( l& A2 }: G
1.2 Mentor公司SiP技术的发展
4 c! i, e  i* I. o2 J1.3 Mentor SiP设计与仿真平台
# K% ?$ p+ ], O; [3 @: `1.3.1 平台简介 6 A( X8 ~" V& ]  H4 t; _
1.3.2 原理图输入 8 {1 f: a( g. u9 R9 S
1.3.3 系统设计协同 & ~7 w2 U+ J* Y4 u, _4 ^
1.3.4 SiP版图设计 " a# D: x$ A5 e
1.3.5 信号完整性和电源完整性仿真 6 z! P8 V( b/ V6 A0 s3 n$ ~
1.3.6 热分析仿真 , \# Z: \3 h2 o# b5 G
1.3.7 Mentor SiP设计仿真平台的优势和先进性 $ [9 G( g8 }" R
1.4 在Mentor SiP平台中完成的项目介绍 & s8 O4 H* k3 B. U6 B8 ?1 l0 b
第2章 封装基础知识
" h1 J9 K( [) Z% G0 Z2.1 封装的定义与功能 ( z3 R9 d8 n, [
2.2 封装技术的演变与发展
. X2 K; {2 K1 l  ]2.3 SiP及其相关技术 ! ~1 o: U7 c1 B  A# e# u
2.3.1 SiP技术的出现 3 j( g7 k8 n3 {. S$ @4 I; m! X
2.3.2 SoC与SiP 3 @' j7 c; @6 o! R7 U/ a8 I9 Q
2.3.3 SiP相关的技术
) e  m! h: ]2 X* `' u* i. E. x& e2.4 封装市场发展 2 l5 S- x- ?; d$ e) J! ^
2.5 封装厂家 * K) c$ k; H+ Y4 g+ Y5 j
2.5.1 传统封装厂家
) Y, r( Y* B7 z! N) ^2.5.2 不同领域的SiP封装企业 ! Z# V9 T1 P. @! I& |2 |
2.6 裸芯片提供商
; _9 G' T* z" o. q8 y! x第3章 SiP生产流程
+ G% k* ?4 A' m7 ]- Q3.1 BGA—主流的SiP封装形式 7 t) d& \% j6 }
3.2 SiP 封装生产流程
" K0 x: ?( w1 Q3.3 SiP封装的三要素 . ^7 G7 e: m' \
第4章 新兴封装技术 / ?% X; ?, I. c' M" C* S0 p0 p
4.1 TSV(硅通孔)技术
% K9 p: @! V$ F6 D4.1.1 TSV介绍 " X9 T$ _* d6 C/ g1 T. J1 j! q
4.1.2 TSV技术特点
3 I3 H, A, z! ~: B4.1.3 TSV的应用领域和前景
! n' h5 }& S9 d& h4.2 IPD(Integrated Passive Device)技术 % D! C5 }7 d5 q. n
4.2.1 IPD介绍 / q- P7 d. x* R8 ?0 }
4.2.2 IPD的优势 $ G$ |" ^  U# v8 {
4.3 PoP(Package on Package)技术
% T6 E" F' Z' [$ R, c# v: u0 s! Q4.3.1 3D SiP的局限性 3 l6 _/ Q9 @1 @0 `
4.3.2 PoP的应用
, C& q5 N$ ^, C( @4 y( h# y" P! o( C4.3.3 PoP设计的重点
8 M( }/ t, d" y4.4 代表电子产品(苹果A4处理器) / ^, P1 @: ^7 |2 @$ X5 ?, N" S: ]
第5章 SiP设计与仿真流程 3 H6 n1 q, M& M& Q. {
5.1 SiP的设计与仿真流程
8 m1 b4 U3 A7 ?; T7 p9 L; ~4 I5.2 Mentor环境中的设计与仿真流程
9 W! b6 E: f. G3 l; K3 ~' \6 Y/ `4 P5.2.1 库的建立 0 m: p( r% z& C  C
5.2.2 原理图设计
* B, r# C; a% Q; g$ e5.2.3 版图设计
+ I; @0 h" J& @2 ?$ B; z5.2.4 设计仿真
* |* n" `- p( I  Q( |" X  F第6章 中心库的建立及管理 + N  s; e& h' r' I) f0 k4 I
6.1 中心库的结构 / r8 c- d* }2 S6 ~  {1 c' p: u
6.2 Dashboard介绍 1 l9 x& r; l- C0 k3 n
6.3 原理图符号库的建立 % j3 f$ ^' s+ H( }+ p! B* D2 |$ C) ?
6.4 裸芯片Cell库的建立   D& r. J! p6 h
6.4.1 创建裸芯片Padstack
  a' z- Z9 p9 V  O6.4.2 创建裸芯片Cell
+ H, {( E/ W4 ~; n( k2 C6.5 BGA Cell库的建立 * [. P2 R/ _! A
6.5.1 创建BGA Padstack
2 e1 @+ c3 n% ^8 S" z6.5.2 手工创建BGA Cell
" O# I% W% {/ k6.5.3 使用Die Wizard创建BGA Cell
! @& |% Q: Q4 U  ^1 U2 Y6.5.4 LP Wizard专业建库工具   m2 t) E) U  s1 O/ Q! \
6.6 Part库的建立
1 T/ S2 s' @; k$ |; K1 C* s% B9 S# `6.7 通过Part创建Cell * z2 M: `% `7 t$ x3 L* J# ]; d7 A  a
第7章 原理图输入
# h$ {# g9 d( h7 J7.1 网表输入
: e0 I. \5 V) Q! e  g0 y" {7.2 基本原理图输入
: B1 F2 ?2 V5 G! N6 @7 L4 Y2 m9 }7.2.1 启动DxDesigner 9 X5 ~. Z9 E9 u* l
7.2.2 新建项目
, r: n$ T, d8 B, \+ n7.2.3 设计检查 3 T* l6 q- h0 \) P7 r1 ?
7.2.4 设计规则设置 # o; g  A" i0 W/ z' m1 E
7.2.5 设计打包Package 0 M- \9 p, p! @0 z  H0 u5 }- j
7.2.6 输出Partlist 1 }/ U/ n7 R# A' d
7.2.7 原理图中文输入 , V0 r7 v6 [- z2 b- t2 ^8 S7 H6 H
7.2.8 进入版图设计环境
" x; c& F6 d: k) O. d' b7.3 基于DxDataBook的原理图输入
( q9 L% }* [0 p& f7.3.1 DxDataBook介绍 ; f, M% O+ k. x
7.3.2 DxDataBook使用
! a+ L" E0 w; D7.3.3 元器件属性的校验和更新
- M6 S4 h7 G7 K$ s& i第8章 多版图项目管理与原理图多人协同设计
2 q' j: V  e  q% b8 K8.1 多版图项目管理
9 N2 ]6 M  ~% y5 h/ K3 u& b8.1.1 SiP与PCB协同设计的需求 6 ^, ~& _; Q- K8 ]$ g/ a/ M
8.1.2 多版图项目设计流程
# s% |( C% s* @! J% ]; e0 L* h- f! J8.2 原理图多人协同设计
5 P  H, s* J" ~6 `4 a& [8.2.1 协同设计的思路 : V) x4 f5 N6 r1 P  ~" O4 i7 V4 i
8.2.2 原理图多人协同设计的操作方法
: P! W% P* p, {5 Y5 N第9章 版图的创建与设置 $ S) k" O3 N4 \0 h) m3 X+ S& {) ]
9.1 创建版图模板
$ b' b, \+ C$ `% V3 ~# ~* U9.1.1 版图模板定义
" @- a; r  n* E% J, |' e9.1.2 创建SiP版图模板
# Y" b" Z! O9 t8 i+ G; m9.2 创建版图项目 4 x# E0 f( I) M0 Q! }8 |8 B
9.2.1 创建SiP项目 1 t. q5 J$ ]+ ^8 A4 C
9.2.2 进入版图设计环境
3 U+ p) C6 G( A# c) q9 ]  o9.3 版图相关设置与操作
' r) Z/ z1 z- f% ^' ^9 ~, u% q9.3.1 版图License控制介绍 7 `+ z2 m+ t4 |# ]8 L
9.3.2 鼠标操作方法
( Z/ g& r6 u, j& x7 v- c9.3.3 三种常用操作模式
2 C1 O/ g9 [/ J+ X9.3.4 显示控制 Display Control
4 Q, x2 l2 Y6 i% y) {8 E1 Y9 O9.3.5 编辑控制 Editor Control 3 Z0 ~; g; N9 p
9.3.6 参数设置 Setup Parameters / J! ]+ z+ N7 O: b- ]
9.4 版图布局
3 b, N! |2 X: K- R3 ]! v9.4.1 元器件布局
6 ~6 C4 U, _0 n$ ~9.4.2 网络自动优化 5 L- @/ r( Z( D0 j
9.5 版图中直接查看原理图-eDxD View & K, ]7 W- T* Z$ M3 j
9.6 版图中文输入 + f" H! M' Y8 Y7 G
第10章 约束规则管理 2 E7 U& O. a" b, d* n# a
10.1 CES约束编辑系统 - l3 [" }* a' P" {
10.2 方案Scheme ; W0 Q  @* @4 P" I# U" @3 B. p- v
10.2.1 创建方案Scheme ( R2 w: n- A- @" Z9 X" Q
10.2.2 在版图设计中应用Scheme * p' V5 x+ Z% X( o# C
10.3 定义基板的层叠及其物理参数 ' O/ L' M$ g( I
10.4 网络类规则 Net Class " a7 p, l0 s3 u& ~6 B
10.4.1 创建网络类并指定网络到网络类 . I2 y5 Z3 X" e1 X& f* o
10.4.2 定义网络类规则
( a! j( k; a5 r2 M5 g9 D10.5 间距规则 Clearance $ t& U& S) }6 P6 p$ ~2 `4 Z, u
10.5.1 间距规则的创建与设置
' v4 R+ d# e0 ]10.5.2 通用间距规则 ) q7 R3 }4 z8 t+ A$ [* q. }1 j
10.5.3 网络类到网络类间距规则 ' ^& t4 Q2 F/ f( D
10.6 约束类 Constraint Class
' B! |9 A  [! \# U7 J+ Q10.6.1 新建约束类并指定网络到约束类
. Z" z6 j% P/ Y  w( g: \10.6.2 电气约束分类   M$ Q+ u3 K# y* H
10.6.3 编辑约束组 ! p: R$ L  p: H- k, ?3 L" L: |3 R+ o
10.7 CES和版图数据交互 0 `0 b5 I  l6 W
第11章 Wire Bonding设计
: V& F. }" i  I* y11.1 Wire Bonding概述 5 |% A: ?8 K/ b! C
11.2 Bond Wire 模型
' X* w$ ?# g+ D5 }- D11.2.1 Bond Wire模型定义 8 |; t! q- H# s. d
11.2.2 Bond Wire模型参数
/ ]6 s1 _' s) P& h8 h+ G$ }11.3 Wire Bonding工具栏及其应用
3 h) [& o' `5 @$ m11.3.1 手动添加Bond Wire
" @7 l! m5 i: p6 o! q11.3.2 移动及旋转Bond Pad
/ I2 T% q- p+ _- I0 H11.3.3 自动添加Bond Wire及Power Ring   `4 d2 D' l  R0 ?
11.3.4 Bond Wire规则设置
4 d. ~7 v/ Z6 m; Y11.3.5 实时Bond Wire编辑器Wire Model Editor 4 p! Q) \  R3 c3 V; t
第12章 腔体及芯片堆叠设计 / E3 y. G+ H1 h; S- e
12.1 腔体Cavity % _/ b9 d2 W) O& ^. K" T
12.1.1 腔体的定义
; K" a9 v# k5 H  v. |$ Q& W! U- \12.1.2 腔体的创建
0 E! J- B3 }( d9 I12.1.3 将芯片放置到腔体中 / Y! ^' ~* o+ ?
12.1.4 在腔体中键合
) H- f. }7 M- J12.1.5 埋入式腔体设计及将分立器件埋入基板
- m$ _8 ^% O/ ~9 z" Z12.2 芯片堆叠 ! k# H' v0 i* K# K0 x% \
12.2.1 芯片堆叠的概念 8 S, q# `/ m  U$ N* |; w. `$ l
12.2.2 芯片堆叠的创建
% {; H5 b  v! J9 G% c12.2.3 并排堆叠芯片
; d' f6 p0 H( \12.2.4 调整堆叠中芯片的相对位置
& ~/ ~1 B- R1 L/ r7 X- e12.2.5 芯片堆叠的键合
. e9 M  J; K# v% N! V第13章 FlipChip及RDL设计 & T4 b4 a. h  x# y# e) Q! G9 u0 {: O
13.1 FlipChip的概念及特点   |5 k: m6 n6 O/ _% w5 B4 q
13.2 RDL的概念
- m5 E$ C. m7 u( s  T" T) P& C13.3 RDL设计 ; V/ R. d) k; ]9 {3 S* [5 Y4 y. K( X
13.3.1 Bare Die及RDL库的建立
1 z  b" [; g+ g- o13.3.2 RDL原理图设计 5 D* K+ t3 S+ M
13.3.3 RDL版图设计 3 p: _& i0 P# {: H
13.4 FlipChip设计 ! X  }* Y# d: H' Y3 Z
13.4.1 FlipChip原理图设计 - q$ S7 @# S2 |+ X0 a: i# ^
13.4.2 FlipChip版图设计 & o2 }6 @. t4 Y/ j
第14章 布线与敷铜 3 [. i4 V2 I$ W4 y
14.1 布线
9 g+ f% [8 i% B# q: ~1 @14.1.1 布线综述
1 Z1 L1 J" p8 a, L& L" ?: O- K14.1.2 手工布线
& t8 Y7 z; f7 a& ]( ?14.1.3 Plow布线模式 8 v9 |5 U# ?0 m
14.1.4 Gloss平滑模式
% K8 L2 h7 U2 S. G6 \  l2 t( m; n14.1.5 固定Fix和锁定Lock
& p5 h" L" r6 q7 p1 \6 }2 q& \14.1.6 层的切换 6 T; v* _$ }0 e5 z
14.1.7 移动导线和过孔
/ ^# T. b' m3 ^14.1.8 电路复制
& [+ d  n1 G( h$ t14.1.9 半自动布线
9 Y/ Y# a) G7 p% N" m14.1.10 自动布线
8 M( h2 }( ]( F) E8 A14.1.11 差分对布线 ' S% ?/ o! B# S  c3 m2 {" A2 u
14.1.12 长度控制布线
* Y* B, [/ v) m* u. r14.2 敷铜
, I" d" [  `: i; Z14.2.1 敷铜定义 7 Z6 v6 F3 O+ k* g, N0 j
14.2.2 敷铜设置
2 v+ z* E" |9 ^  Y" z3 S4 C8 A14.2.3 绘制敷铜形状
& s9 i/ Q( f7 j% x3 e% M0 B14.2.4 修改敷铜形状 4 ?! {* j( A. F3 Q0 B; n; D4 S
14.2.5 生成负片敷铜
/ N4 D7 u9 G1 Q- D! `14.2.6 删除敷铜数据 4 P* d1 Q5 J: ]+ @7 c- Y. P
14.2.7 检验敷铜数据
1 f8 i5 F# K$ |5 h第15章 埋入式电阻、电容设计 # |! T% t! G) m0 L
15.1 埋入元器件技术的发展
3 @8 q" ~3 a6 H. Z; h! s15.1.1 分立式埋入技术
2 h0 V4 j* ~3 _  Y1 o7 D15.1.2 平面式埋入技术
" N3 N* H6 }2 L1 K! S2 [. y: t4 V15.2 埋入式电阻、电容的工艺和材料 $ g4 n% L; d. D9 F" f% L
15.2.1 埋入式电阻电容的工艺Processes 0 z2 }! a) z, d! C8 {
15.2.2 埋入式电阻、电容的材料Materials
9 Z/ G" Q+ K1 C; h! K9 Z( m2 k# D* y15.2.3 电阻材料的非线性特征
# ]: X2 j7 U7 E+ `1 f) {; @" {15.3 电阻、电容自动综合 ; R3 |4 [- T7 P! f
15.3.1 自动综合前的准备 % J5 L. \: q* F) G: W6 u7 J
15.3.2 电阻自动综合 7 N$ L% C& K, T* @0 I8 J
15.3.3 电容自动综合 % |$ f1 ]; Z, E' ^0 V/ E9 k
第16章 RF射频电路设计 6 |8 M) N0 g, D- b7 j
16.1 RF SiP技术 . y6 G  D3 Y( a$ |1 C) Y
16.2 Mentor RF设计流程 . T. I: V3 y: s  M( E
16.3 RF原理图设计
9 z( _. ?0 i3 N7 o/ s5 Y2 T16.3.1 RF元器件库的配置
( J0 @7 v- J. L  f3 e......
- `7 M: A- w' ~& B& f) p& \. d9 J5 Z! ^$ i6 v  f$ t

64

主题

522

帖子

3590

积分

五级会员(50)

Rank: 5

积分
3590
3#
发表于 2012-10-8 17:16 | 只看该作者
本帖最后由 zhongyiwaiting 于 2012-10-8 17:19 编辑
( N) Q3 w: Q6 V5 K7 Q  ~' p  S' I5 |& j6 o
SEE:http://www.acconsys.com/News/2012/7/7rlzxl9rib.htm/ J8 ?, a% _( d* x
( Y! d7 N0 f6 `2 O7 k
奥肯思公司资深技术工程师李扬先生撰写
5 w: O8 L; ?: o( m* N% R7 y4 P2 A& N& q' m' f% d
《SiP系统级封装设计与仿真-Mentor Expedition Enterprise Flow高级应用指南》一书已经由电子工业出版社正式出版发行。该书由奥肯思公司工程师和用户一起编著。
- p8 p1 c5 p, _$ I6 C* C作者简介: 4 m4 k4 {! b, J; H
    李扬,毕业于北京航空航天大学,获得航空宇航科学技术硕士学位。曾在中国科学院空间科学与应用研究中心,西门子公司工作,现任奥肯思公司SDD 产品线应用工程师,主要负责SiP、PCB以及系统仿真等软件的技术支持工作,已经参与和指导了国内十多款SiP、MCM、LTCC等项目,在SiP设计领域积累了丰富的经验。 ; @5 m' `, ?* A: d* [! @  ^
    刘杨,毕业于清华大学,获得电子材料与封装技术博士学位、曾在中国科学院微电子研究所工作,现任联想研究院高级研究员,从事智能手机等移动终端系统级封装及小型化技术的开发。 " ^; Z1 g# S* P& A# V$ v1 O- {
内容简介: 1 U6 v; |: O0 Y" u
    本书案例基于EE7.9.2版本编写,介绍了SiP系统级封装的发展历程,以及当今最热门的SiP技术,并对SiP技术的发展方向进行了预测。本书重点基于Mentor Expedition Enterprise Flow设计仿真平台,介绍了SiP设计与仿真的全流程。特别对键合线(Wire Bonding)、芯片堆叠(Die Stacks)、腔体(Cavity)、倒装焊(Flip Chip及RDL)、埋入式无源器件(Embedded Passive)、参数化射频电路(RF)、多人实时版图协同设计(Xtreme)、3D实时DRC等最新的SiP设计技术及方法做了详细的阐述。
9 X5 Z" G  W) G- J  x" {+ f3 B    本书适合SiP设计用户、封装设计用户、PCB设计的高级用户,所有对SiP技术感兴趣的设计者和课题领导者,以及寻求系统小型化、低功耗、高性能解决方案的科研工作者。 + s. N. t& W7 B# \2 {. C
              
, {% r+ n# o4 s' ]7 `+ w( C: i$ Q' a3 c4 v7 q

40

主题

233

帖子

1361

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1361
5#
发表于 2012-10-9 08:48 | 只看该作者
这本书写的还是比较通俗易懂的,至于一些操作,写的还是稍微简单了些。如果在详细点就好了!还有一些设计上的东西跟印制板生产商的结合度不是很好!不过整体还是不错的!

51

主题

429

帖子

6391

积分

五级会员(50)

Rank: 5

积分
6391
6#
发表于 2012-10-9 09:17 | 只看该作者
顶楼主,一定找一本看看。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
7#
 楼主| 发表于 2012-10-9 09:56 | 只看该作者
zhongyiwaiting 发表于 2012-10-8 17:05
! T9 h5 U9 l) C) t1 ?! O顶起!
! z  z! J7 {4 g  h% ]看目录,这本书应该是侧重IC版图设计的吧!

. L' N- n2 x/ b% G" q这本书侧重封装、SiP基板的版图设计,除了键合线、腔体等元素外,和PCB版图设计方法是一致的。

1

主题

6

帖子

19

积分

二级会员(20)

Rank: 2Rank: 2

积分
19
8#
发表于 2012-10-9 10:04 | 只看该作者
顶起,在学习,2 _; g2 D$ G: Y" J' [! c3 L  {6 G
果断入手!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
9#
 楼主| 发表于 2012-10-9 15:52 | 只看该作者
谢谢 zhongyiwaiting,海龙,zxli36,mrain 顶贴支持。' |7 y7 @1 U( j4 c3 w# I
3 @3 [' W  Y  Y+ I
SiP技术的发展在某种程度上会取代一部分PCB,尤其对那些高密度、小型化、高性能的PCB设计。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
11#
 楼主| 发表于 2012-10-11 09:47 | 只看该作者
本帖最后由 li_suny 于 2012-10-11 09:49 编辑
; ]! S5 R1 C  r: V9 s& Z
zhongyiwaiting 发表于 2012-10-9 16:21
  ], j  j" q3 p' c# H1 G9 R 希望EDA软件供应商的代理商的精英来EDA365论坛论道!
3 C0 @! c1 v; u3 b4 w& \ 希望EDA软件官方积极参与进来!
% Y7 }: l, Q3 {# N% P: p 希望EDA365论坛是EDA软件官方与民间江湖人士的交流的平台!
* [& o1 P  w6 A# \: s7 ^ 促进中国PCB Layout事业的提高和繁荣!. `8 t' k  |) U! j1 n3 a2 F
也希望大家(不论官方与民间江湖人士)珍惜和爱护及支持EDA365论坛!

/ S- k4 e, |1 T
% ?- r& |- |# P您说的很有道理,谢谢您的支持!

1

主题

38

帖子

1099

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1099
12#
发表于 2012-10-11 10:24 | 只看该作者
为什么用DxDesinger7.9.3打开以前的一个project,会说是:this project cannot be opened because it does not belong to supported flows.

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
13#
 楼主| 发表于 2012-10-11 22:55 | 只看该作者
本帖最后由 li_suny 于 2012-10-11 22:58 编辑
- K, k' T* ~& \9 d  {/ E
richardhjc 发表于 2012-10-11 10:24 0 v0 t: z, w6 d( M1 h* A: I
为什么用DxDesinger7.9.3打开以前的一个project,会说是:this project cannot be opened because it does  ...

1 C. c$ L' d7 ~% f( ^/ ~+ G
: S+ [& @* l+ K4 ?9 \6 u那有可能这个数据是RE的数据。, I8 ]# {5 o3 D" k# ]  l7 t
0 g& `. c3 L4 v
环境变量里设置MGC_ALLOW_EXPPCB_ON_RE_DB=1即可用Expedition工具打开RE数据(和版本也有关),但是注意,这个文件夹里面是没有网表信息的,所以不能进行前标和反标的。& V4 D, y: j/ N/ k" ~7 s
+ H* q  v: A1 m( A. r0 G3 {& j/ C
如果是EE的设计,看是否是EE2005的网表流程,也会有这样的提示。EE2007以后基本不建议使用网表流程了。

64

主题

522

帖子

3590

积分

五级会员(50)

Rank: 5

积分
3590
14#
发表于 2012-10-12 09:07 | 只看该作者
本帖最后由 zhongyiwaiting 于 2012-10-12 09:19 编辑 : h( Y. o' k" z2 |9 _3 s9 V: }
li_suny 发表于 2012-10-11 22:55 + y5 }% H/ d% F, W; Y  G* m
那有可能这个数据是RE的数据。; J6 n; J/ y4 v) e; ^: h7 s$ Z6 k2 x

/ q. _3 M4 W5 R$ K/ ?. _9 q环境变量里设置MGC_ALLOW_EXPPCB_ON_RE_DB=1即可用Expedition工具打开 ...
8 ?2 f2 z8 o  v+ `) Q
: F. L8 j# x" P) Y1 Z" e2 t! o1 u
回复:9 D7 @7 ~  w4 b  l
如果是EE的设计,看是否是EE2005的网表流程,也会有这样的提示。EE2007以后基本不建议使用网表流程了。    ) @; L! T, }. U
      
) l4 u- h: r6 e* O4 I. y
: n9 W& K, ^. ^: Y, x" w        比较倾向OrCAD Capture+Expedition的Netlist流程,主要是OrCAD Capture的易用性和画原理图的美观性,但OrCAD Capture与Expedition的关联性不如PADS Logic+PADS Layout之间的关联性亲密., c; k5 O7 J0 Z3 z) P
      而DX+Expedition的流程中的DX画原理图就非常差强人意,在论坛上看到DX是MentorGraphics官方主推的PCB Layout前端电路原理图绘制工具,这就是EE2007之后的软件是DX+Expedition Flow,没有DC+Expedition Flow,而DC画原理图就比DX美观多多.不管是MentorGraphics官方的何种意图和战略目的,从某种意义上讲,MentorGraphics官方绑架了Expedition,""强奸""了用户的民意.
# I; w* S# n: w- @      刚装上EE7.9.2,只看了LM工具,有改进:Hole的形状都包括,相应的热焊盘的形状也都有了.既然MentorGraphics官方主推DX+Expedition Flow,那MentorGraphics还有很多工作要做,让EDA软件易用和深入人心.我当初看上Expedition,就是看了Expedition的视频,被她布线的灵巧性和行云流水般的艺术感所诱惑.有人说CB Layout是一门艺术,只是时下的功利性, PCB Layout难......* m! b3 {- ~/ j5 R5 P5 q
     当初,PowerPCB(PADS)俘获了很多Layout人的心,但目前的PADS实质性的改进不大,在PCB封装创建应把MentorGraphics EE的LM工具关于Hole的形状和热焊盘的形状的改进应用到PADS上,做到与时俱进!另外PADS的布线工具也应予以改进:减少人工工作量!

1

主题

38

帖子

1099

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1099
15#
发表于 2012-10-12 11:12 | 只看该作者
谢谢两位的回答。现在发现,以前的原理图是design capture设计的,但是EE7.9.3却没有这个工具,而DxDesigner打开design capture的一直有问题,不知道如何解决。6 |  s: `& g! f+ x( X+ j" u
! h' [$ w2 a) v/ Z2 |. z" z) A
顺便吐槽一下,EE这么高级的软件,使用上也不是很顺手。当然我是初学者。
1 |" A( p" p, Y3 X. L3 g比如 plane assignment,布线后看不到,后来是用了别的方法看到的。
! n5 `8 q5 X) J$ m' hdisplay太多选项,不小心选择了minus display后,无法恢复到以前的。, N; e3 l1 p. Y2 d
layer的颜色层指定后,不知为何有时候自己改变。' ^  Z$ M; I% w4 _+ ^' Y* S: }
还有比较不爽的是,无法让每个net name显示出来,所以要看net name的时候,要逐一选择。我比较习惯pin上能够显示net name,这样在布局规划的时候,比较直观。
6 A8 }  |  B* O; p然后desing capture brower,high light whole net,居然不能跨页,模糊搜索也不尽人意,sigh。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-18 15:16 , Processed in 0.077610 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表