找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2617|回复: 2
打印 上一主题 下一主题

关于dsp和fpga的SDRAM布线问题

[复制链接]

4

主题

7

帖子

-8951

积分

未知游客(0)

积分
-8951
跳转到指定楼层
1#
发表于 2011-9-13 11:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
dsp通过外接2个SDRAM构成32bit数据线,同时将FPGA作为外设连接在EMIF上,还有FLASH,UART,8 K' z* \1 s5 [/ Q8 r* K
为了减轻负载,将FLASH和UART通过245缓冲隔离。
9 W( w2 p  F8 c. q' V/ E$ V$ ^目前使用菊花链拓扑,SDRAM为最后一个节点,只在靠近DSP端串接匹配电阻,
1 m  X* d* w3 y' a现在数据线仿真DSP作为驱动时过冲和下冲还可以,时序也可以,
0 O! O5 }  N: m但在SDRAM作为驱动时,有严重的过冲,+5V~-1v,如果在SDRAM端也加匹配电阻,一是空间不够,二是时序也不满足了,9 E5 T+ o1 K! {" D
我想知道这样的过冲有没有问题,我的拓扑结构是不是应该这样?
& E2 ^3 n% G  i0 Z2 P: x/ @# o) G; m2 E9 _
由于FPGA器件比较大,现在DSP到SDRAM最长的线长有3000多mil,且想工作在133MHz,可以实现么?4 _1 e5 m  a0 L8 p. W3 b3 Y2 L1 E
2 Q1 b$ C4 ~0 g6 R
各位大侠有做过这样的设计,SDRAM都可以工作在多大频率上,是什么拓扑啊,) N- P; _, D2 b
布线经验还望各位指教啊
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

4

主题

7

帖子

-8951

积分

未知游客(0)

积分
-8951
2#
 楼主| 发表于 2011-9-14 13:29 | 只看该作者
没有人回啊

51

主题

429

帖子

6391

积分

五级会员(50)

Rank: 5

积分
6391
3#
发表于 2011-9-14 13:45 | 只看该作者
我以前画过一个板子, SDRAM是CPU后边第一个节点的. 你试试,仿真下看看波形.7 v6 e2 F, I/ i! n! |. e
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-18 01:27 , Processed in 0.072090 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表