找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1274|回复: 3
打印 上一主题 下一主题

[仿真讨论] 系统级时序仿真

[复制链接]

7

主题

106

帖子

3390

积分

五级会员(50)

Rank: 5

积分
3390
跳转到指定楼层
1#
发表于 2014-1-9 20:37 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 0aijiuaile 于 2014-1-9 20:39 编辑
, j. t1 }# n: M( n5 p% |
$ P. R; M' J, X( x9 b! _说仿真,其实也不真实算。对于时序的仿真暂时来看没有哪个工具做得很好,往往一些参数就把我们搞晕,更不用说时序参数的代入了,这次有机会对系统级的各方面影响大概了解了下。与大家一块学习讨论。2 u8 I) O1 K+ F4 y

. V$ j. W& V3 C5 E7 f1.芯片级的影响因素:9 [1 f$ Y4 v( Q3 R4 e
tco:主要是时钟没有,而其他信号又不一定一致。这个值与芯片逻辑门电路结构有关,STA仿真后可得出具体值。2 i1 d2 O- ?  W/ b
tacc:又称为delay element,dll的step长度;对信号最长最短时延有影响。' a* ]; B  l4 m) S" |
clk(skew):时钟树结构有影响,一般芯片端会做等长。
" t: i8 A/ m. N0 u5 e  P$ j/ ^  n2 w+ V+ F- K
2.I/O的影响因素:
4 ^9 u4 I: |5 udelay:I/O delay,就是各位大大们之前讲的buffer delay,大家先对应下。不同的buffer由于内部结构不一致也会不太一样,也会由于外部条件不一致会不太一样,这个变量芯片手册称为tcom,芯片端一般叫OCV。- \9 n# d) s4 \  J5 H! W. B0 K% T
, Z  v) t7 D/ w2 c. h% l
3.package影响因素:
; Q* i# i7 h: l  A0 hRLCG,当然用S参数来表征会更精确,因为crosstalk对skew的影响。. P' t' e) b/ j8 H8 Y

8 @5 i2 w6 M0 s  H4 o# A# t/ F4.PCB板走线:. w' v+ N- v/ z; [0 d/ j% Z9 e
大家最熟悉的,一般会按照spec要求进行等长处理。
! X! I9 A* ]$ m2 U4 s
, @% [+ }' ^0 E. _+ t: [2 J: G' i5.软件调节:# X! g4 m& r% C1 h- Y
dq-dqs:tdelay延时,以满足建立时间裕量;
  {& O! h! Y, Y/ \1 Kdq readQS偏移1/4tCK;...+ g! B) r/ f: K$ x
( a- X; F! x& L5 Y. h2 v) \% U
希望可以让大家对影响时序的各阶段有个了解,能对PCB设计等长策略有更好的理解,可以做到大致估算各时序裕量情况。
5 H" j& {  t. ^
' r! p2 b& O, z* S: [- s2 x此次讨论希望大家热烈参加,仅讨论静态时序,不讨论操作时序。今天就写到这。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

7

主题

106

帖子

3390

积分

五级会员(50)

Rank: 5

积分
3390
4#
 楼主| 发表于 2014-1-13 22:22 | 只看该作者
本帖最后由 0aijiuaile 于 2014-1-13 22:41 编辑 + P% k( ?- p; v+ T+ X

# g3 B( y0 P& \6 I" @6 [+ J从芯片内部出发,我们可以看到一些参数的由来,如为何存在tsu,thold;tco到底是哪部分的长度,它由哪些因素影响;tcom;时钟tree对板级的影响;dll步长及Rj。* M' k7 V: g4 I6 Q: f2 z* O
图中,寄存器1处的延迟为TCO,寄存器2处的延迟为tsu,而TCOM为芯片上的buffer delay长度(上面定义为i/o delay),现在看来,芯片手册上对于I/O处的buffer delay有可能没有考虑。
; G4 f7 {- d  U/ J! {此处:9 s. E+ h3 Y5 y! h- i
TCO:由寄存器本身参数特性决定;+ g7 V6 f; d9 W  M8 q
TCOM:主要由芯片layout时走线决定;' l% x# L: i7 V) u, B# ]. i
TSU:其实是读信号时的建立时间,如果写数据时需要的SDRM端寄存器的建立,保持时间。$ x% p- d7 A& Q( {8 `
而这张图基本是所有建立时序关系的基理,其它的关系无非是从中演变,但对于DDR部分的电路,add&clk,dq&dqs可以从此处得出建立时间关系。: l7 z6 F$ B7 s
对于地址网络,需要满足:6 W! }, r4 z, V: P2 Y( \) p
max delay (tco&tcom) + tIS <0.5tCK;
% n. y% e, N# }& Y+ P% n% z: Z* R0 k- X- N' W0 n3 |! x  P
对于数据网络,需要满足:
2 @) M3 b$ N3 t' M0 s& ]max delay + tDS <0.25tCK;由于门电路结构的改变,max delay与add网络的不太一样。
' y4 ^" @# _, X: h- w% s  p# s2 r/ n1 u# B' w% u7 L
上面时序关系为简单关系,实际过程中要考虑I/O(可以通过hspice住址获得,而IBIS模型由于不能提供内部的I/C pin脚并由于其原理不能获得此值),package delay , board delay ,skew-clk/dqs,以及最长信号时延引起的dll步进长度等变量。8 T" q! I6 l4 C) ]

7 U9 [& ~6 X2 `而DQS&clk的时钟关系,由于芯片内部结构不一致而不一样。下回主要介绍DQS&CLK,DQ读信号时的时序关系。

1.JPG (25.85 KB, 下载次数: 0)

1.JPG

19

主题

143

帖子

2871

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2871
3#
发表于 2014-1-11 08:46 | 只看该作者
好贴,啊,继续啊楼主,学习啊

7

主题

106

帖子

3390

积分

五级会员(50)

Rank: 5

积分
3390
2#
 楼主| 发表于 2014-1-10 14:30 | 只看该作者
本帖最后由 0aijiuaile 于 2014-1-10 14:40 编辑
" W/ j& b" t) O" W- H2 s% C. u* r" l) B: I& d
在芯片级提出如下问题,可以让我们对时序调整的原理进行理解,并知道实际上我们板级考虑不了的内容:
5 x  _2 a7 u, kDQ与DQS写操作比较时:setup时dqs一般偏移半个时钟周期,(由于加上setup,计算时为一个时钟周期)而holdup时由于减去tds因此为半个时钟周期;
7 D2 d$ q) o- I# m3 m0 L! ~1 F
5 p( V  x$ x& P7 P5 b9 [DQ与DQS读操作比较时:没有时钟偏移,因此DQS偏移90度,作时序对齐。(初始为0.25时钟周期偏移)# C! y2 O6 h2 V. x* ?! x

$ x# F* z" D) Z8 [DQS与CLK信号写数据时:比较时对tDQSS参数值进行多偏移一个时钟周期,裕量的确会变大,但实际多出的时钟周期的裕量是否会存在,但用0.25tCK进行表格公式时,时序关系不满足要求;tDSS,tDSH参数比较时,有一个DQS_HIGH时序关系(大约半周期),其原因是什么?9 [9 F; m2 c. X
1 w# k2 D& a: y
DV值与delay element为何有5倍的关系,为何有2*tphase+4 * tPhaseClk_err的关系?数字dll或模拟dll的delay line值是否变化?  d# W, e* ~7 r/ l/ T3 y/ Z( q3 [1 w
9 ^  {( b  H- l4 M% ]
芯片级pulse width的各信号如何获取?
' L4 i; M" P5 @
( n" }; q' X. p% FECHO gating
  _. r( U& ^: ?+ ]9 d( j
; o1 L% l( s& N
: K  T6 V0 A& I6 P- a4 V
& h1 P; G2 A0 Y这张图片最左边为控制器->PHY(IP)->I/O(仿真时的buffer特性)->package&board(图中没有画出)->负载DDR颗粒。! j7 a1 p( S" a7 a/ k
8 B, k; j* `! r, ]
从图中大家可以清楚看出影响时序的各个环节,下面先芯片端的影响因素和大家道来。

databahn_ddrphy.gif (54.46 KB, 下载次数: 0)

databahn_ddrphy.gif
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-8 21:28 , Processed in 0.061765 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表