EDA365电子工程师网
标题:
【求助】 IBIS模型检查
[打印本页]
作者:
l888888h
时间:
2015-7-11 11:03
标题:
【求助】 IBIS模型检查
各位大大,
. j2 o7 F. w3 r" u* p; y
在拿到厂商提供的IBIS模型后,应该进行哪些检查和验证以保证仿真的顺利进行?
9 r" _# v6 w& Q3 {4 x9 T, @0 `# ~
有什么相关的资料吗?
6 m4 h) h- r/ |( e, A: w- f& M
谢谢。
# D/ R3 V& r8 t
, Q0 U" X; K4 j8 i/ Z
1507311.rar
2015-8-5 11:22 上传
点击文件名下载附件
下载积分: 威望 -5
705.62 KB, 下载次数: 3, 下载积分: 威望 -5
作者:
icy88
时间:
2015-7-20 16:53
检查主要大项有两个
# _2 f! ]6 }# u
1. 语法检查,用语法检查器来查看模型的语法是否有错误
9 i# s+ g7 V8 o* @- y. n( q- H- w: t
2 模型输入输出检查,可以接标准的测试负载,来得到模型的输入输出波形,然后跟芯片手册的输入输出特性来进行对比,看是否跟芯片所要求的输入输出一致
作者:
l888888h
时间:
2015-7-21 16:41
谢谢
% o& R% f; L! K- m: G9 _0 M
另外问一下“ Removing Initial Delays from IBIS Models ” 有什么好处吗?
作者:
cousins
时间:
2015-7-24 13:54
remove intial delay可以拓展ibis可应用的高速带宽。
* h. d8 T+ O( U' g" I1 `8 \
ibis本身的电路架构中的PN结特性使得VT曲线在运行的头几个周期跳变沿与实际的曲线发生偏移,带宽越高差别越大,这会使得曲线的DC阀值偏移,消除这种差别的方法就是移除上升和下降跳变起始延时,将此延时部分通过算法变为接近实际电路输出的跳变曲线。
8 ] m6 r! n9 S* D
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2