|
伟大的度娘 无所不能
0 m* m; W1 U9 q( n6 V* B3, CMOS器件输入管脚在电路中要如何处理?为什么
1 h$ S% e% T, FCMOS器件是电压控制器件,输入阻抗高,CMOS器件不用的输入引脚不能悬空,悬空感应的电压高,会损坏器件。
' x7 Y8 L# A5 d: y8 @* w如果是功能管脚则要看具体电路,比如与非门的不用的输入脚应该接电源(高电平),或非门的不用的输入脚就应该接地(低电平)。
) \" ?* s: n, h. K( s' K不用的输入管脚都要接地或电源。这是因为COMS是高阻抗器件,要求输入电流很低,所以一旦输入悬空会使得输入不确定,引起输出不确定,影响电路逻辑。 输出管脚不用接。一般地说,不论是否是CMOS或TTL,其输入端如果没有用到,都应该接地或电源(通过上拉电阻)。 {% Z4 H3 _) h8 j
对TTL数字电路,输入段悬空等同于输入端是高电平。
- F' h& G0 c) C% W- M5 `也就是说,对TTL数字电路,该脚如果就是输入个“1”,可以让它悬空。
- g9 H" ^/ T# d: e, p, ^! y) C1 O: }1 VCMOS电路没有这一项“福利”,一般输入都不要悬空。% e# X6 `# ]' r0 y3 o1 c2 F" d4 A8 S
对模拟电路,比如运算放大器,不用的输入端,要胆大爱悬空就悬空,没大碍;要不放心接地就成。
+ D3 T; W0 c. H4 P* y悬空会导致静电击穿现象,不是可能,而是早晚会,CMOS的输入端输入阻抗很高,极易积累电荷,当积累量达到一定程度时会击穿栅极。9 z: d6 k4 {, y5 P1 q
管脚本身有配置上拉下拉功能的时候,而且已经配置上下拉的时候,管脚可以悬空。 / w5 L; n! \5 y) s! N
(1)当输入引脚是内部集成了上拉电阻或下拉电阻的, 这时候即使悬空,(可编程器件需要配置为上拉或者下拉输入),也没有问题;3 P, a" o v% N. K
(2)集成逻辑门电路在使用的时候,一般不让多余的输入引脚悬空,特别是CMOS电路的多余输入端绝对不能悬空,原因是它的输入电阻很大,容易收到外界静电或工作区域工频电磁场引入电荷的影响,而破坏电路的正常工作状态7 f1 X0 O/ w5 M
|
|