找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
楼主: li_suny
打印 上一主题 下一主题

《Mentor SiP系统级封装设计与仿真》出版与技术答疑!

     关闭 [复制链接]

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
226#
发表于 2013-1-18 11:34 | 只看该作者
li_suny 发表于 2013-1-18 11:06 9 h% Q& P$ h( {9 A# m* f5 P2 ?$ ]
Excel配置起来最方便。% V8 a3 D. v- J5 s5 d' _  b
这三者确实是需要对应,EE7.9的版本中已经没有Device这个属性,变成了Part numbe ...
9 T# M& g$ Z% I4 A6 R
嗯,谢谢了,不过现在碰到了一个新的问题。( E+ i- V5 E5 d0 B) v
我按照像阻容器件一样映射了一个FPGA的参数(FPGA的symbol被拆分了多个单元),可以一个个调用进去,但是打包出现问题,用CL VIEW调用就不存在问题。请问下是不是这类型的器件的映射有不同?

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
227#
发表于 2013-1-18 11:44 | 只看该作者
李泽尚 发表于 2013-1-18 11:34
% I: T5 i( U% i( ^嗯,谢谢了,不过现在碰到了一个新的问题。) w7 C3 [- W* c1 D1 e
我按照像阻容器件一样映射了一个FPGA的参数(FPGA的symbol被 ...

0 Q; g& v1 s5 e) D& f) e/ k) I解决了,点击完后还是要点击下CELL那个区域,保证有cell和symbol对应~~打包就没问题了~~~

23

主题

564

帖子

4758

积分

五级会员(50)

Rank: 5

积分
4758
228#
发表于 2013-1-19 00:38 | 只看该作者
li_suny 发表于 2013-1-18 10:38
# V( R3 R8 j+ X# o' f和我这边的情况不一样哦,我是只要定义了盲孔,扇出时会自动选择盲孔,而且选择的是相对较薄的。
) {" L3 l4 H  i1 O% x
拉线出来打没问题,自动扇出有问题,即使先定义的通孔,扇出也会去选择盲孔。
平常心。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
229#
 楼主| 发表于 2013-1-22 14:11 | 只看该作者
本帖最后由 li_suny 于 2013-1-22 14:19 编辑
; a7 c  f% ^; R" x& K% P
张湘岳 发表于 2013-1-19 00:38
% ~4 o  f  [0 e, v% E3 J3 y拉线出来打没问题,自动扇出有问题,即使先定义的通孔,扇出也会去选择盲孔。

# @* F) V9 t0 Z/ B. z% d* `9 W0 o2 F* g
做了一些实验,再写几条关于EE扇出的特点。$ W5 i' m+ _0 Q1 W8 b

; K! a6 E# |/ q: p1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出孔,而不管定义的先后顺序。
, B1 j0 `: v3 O/ G* t2.在定义的盲埋孔中,普通网络会优先选择浅的盲孔作为扇出孔。
3 A' N2 A6 J" d+ y5 _) x1 P0 ]3.对于平面层的网络,例如电源VCC或者地GND网络,扇出孔会选择打到定义了平面层的那一层,例如定义了1-2,1-3和1-4的盲孔,GND平面定义为第三层,VCC平面定义为第四层。( o2 b. \+ p4 G9 }
4.执行Fanout后,扇出结果为:一般网络Via1-2,GND网络Via1-3,VCC网络Via1-4。
6 }* f5 |8 \& X7 ]! @) a" @7 U5.如果设计中只定义了Via1-2和通孔,则GND网络和VCC网络会选择通孔扇出,因为Via1-2无法连接到对应的平面层。+ j' J6 T1 S5 W) p2 d" J6 s
欢迎讨论!8 ^% {& m- H2 N9 z8 G) |5 |+ j2 z
, ^: n+ A+ P& N* u( J( q. Z% t6 {
截图如下:

Fanout.png (226.79 KB, 下载次数: 1)

Fanout.png

Fanout2.png (206.41 KB, 下载次数: 1)

Fanout2.png

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
230#
发表于 2013-1-22 15:40 | 只看该作者
li_suny 发表于 2013-1-22 14:11 ( y' `% I) N2 b, [/ H
做了一些实验,再写几条关于EE扇出的特点。
- F0 R- B5 j1 c2 G9 a
2 F% c) [" g8 X1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出 ...

! m/ S! v) Z5 g! y9 ^呵呵,那看样子这算个小BUG了,得李老师向mentor的提提意见改进了。

23

主题

564

帖子

4758

积分

五级会员(50)

Rank: 5

积分
4758
231#
发表于 2013-1-22 19:56 | 只看该作者
li_suny 发表于 2013-1-22 14:11 : ?' {1 d0 e; l$ f, |0 ~4 A& }
做了一些实验,再写几条关于EE扇出的特点。4 X- L+ J" E3 @' ]7 X9 M0 N

- p1 T3 d/ `6 _1 h# x1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出 ...
8 I0 N* p; N0 x  N- g; g) b1 u
确实如此,只好fanout后手动修改需要做盲埋的了。李老师分析得很透彻,多谢多谢!学习了~
平常心。

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
232#
发表于 2013-1-23 15:36 | 只看该作者
请教一个问题,在Mentor中做Part时,有没有什么方法让只有2个pin的symbol和3个pin的cell对应上?

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
233#
 楼主| 发表于 2013-1-24 09:40 | 只看该作者
李泽尚 发表于 2013-1-22 15:40
. `) M7 f- M: _' W8 `呵呵,那看样子这算个小BUG了,得李老师向mentor的提提意见改进了。
- P0 S1 _9 c. r7 S# S
确实和Mentor研发团队那边的工程师交流过,有些建议他们确实应用到新版本中了。
$ E/ [# v. o; l9 K; B  {4 Y+ E不过这个,不应该算个Bug,估计一时半会也更新不了。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
234#
 楼主| 发表于 2013-1-24 09:42 | 只看该作者
张湘岳 发表于 2013-1-22 19:56
% k0 k" s& r7 H8 r+ _$ e确实如此,只好fanout后手动修改需要做盲埋的了。李老师分析得很透彻,多谢多谢!学习了~
1 J7 m; H& D: M$ N
以前也没这没用过,因为定义了盲埋孔通常就不会用再通孔做扇出了,! [; [3 A7 O; l# t
有问题多交流。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
235#
 楼主| 发表于 2013-1-24 09:44 | 只看该作者
zmg2007 发表于 2013-1-23 15:36 4 L& ]6 j6 Y6 Q" P5 E# ?7 [4 p
请教一个问题,在Mentor中做Part时,有没有什么方法让只有2个pin的symbol和3个pin的cell对应上?
: _) P$ N1 }' Q; g" o/ |: M7 P
可以,只要创建Part的时候添加一个NC引脚就可以了。

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
236#
发表于 2013-1-24 10:58 | 只看该作者
成功了,谢谢李老师!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
237#
 楼主| 发表于 2013-1-25 01:47 | 只看该作者
zmg2007 发表于 2013-1-24 10:58 0 w8 K8 d/ R% k5 R& T1 H5 q3 i
成功了,谢谢李老师!
7 i2 p0 x2 g9 N4 U
不客气,有问题多交流。

5

主题

90

帖子

-1万

积分

未知游客(0)

积分
-11877
238#
发表于 2013-2-1 15:16 | 只看该作者
li_suny 发表于 2013-1-25 01:47 # W5 S( l, [8 f$ H% Y$ z
不客气,有问题多交流。
% R$ X5 w4 @! r- E& E
您好!遇到一个问题:
0 F" `! U6 @; L  Z; F我在原理图里面换了个元件,重新打包后导入到PCB,原来画好的过孔全部没有了,导线还在,这是怎么回事,& n9 k' B; l: n1 o: k9 D& F+ ^
紧急求助,不甚感激!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
239#
 楼主| 发表于 2013-2-1 16:30 | 只看该作者
liu525670 发表于 2013-2-1 15:16 0 _1 ^' q& Q2 _
您好!遇到一个问题:
/ M) {1 k' }5 T8 r) ^% B; y我在原理图里面换了个元件,重新打包后导入到PCB,原来画好的过孔全部没有了,导线还在 ...
8 P( {9 S- X" j2 x# t% E& B
( E/ V; z8 {6 c: a/ L# S
这两项都不要勾选,再试一下。

trace_removal.png (141.83 KB, 下载次数: 1)

trace_removal.png

5

主题

90

帖子

-1万

积分

未知游客(0)

积分
-11877
240#
发表于 2013-2-4 16:58 | 只看该作者
li_suny 发表于 2013-2-1 16:30 - O" M* G0 p/ w2 b& [" s
这两项都不要勾选,再试一下。
* R2 e8 t  N9 s' G
谢谢!我试了,但还是不行,后来板子急发,我把所有过孔和线全部Lock,这样过孔是还在,但线的网络断了,之后又重新导了一次网络,问题是解决了,只是不知道是哪里的缘故,不知道是原理图哪里设置了还是软件不稳定.
; E% K7 r1 G: O; K. t+ V
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-9 06:20 , Processed in 0.062528 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表