找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
楼主: li_suny
打印 上一主题 下一主题

《Mentor SiP系统级封装设计与仿真》出版与技术答疑!

     关闭 [复制链接]

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
226#
发表于 2013-1-18 11:34 | 只看该作者
li_suny 发表于 2013-1-18 11:06 ! G  P* }" ^- [
Excel配置起来最方便。
" E8 ]* _9 E, V9 o) |% Q这三者确实是需要对应,EE7.9的版本中已经没有Device这个属性,变成了Part numbe ...

  z/ j0 P3 K9 l7 |( z9 u  b嗯,谢谢了,不过现在碰到了一个新的问题。; n. y& M: c6 r, h2 R
我按照像阻容器件一样映射了一个FPGA的参数(FPGA的symbol被拆分了多个单元),可以一个个调用进去,但是打包出现问题,用CL VIEW调用就不存在问题。请问下是不是这类型的器件的映射有不同?

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
227#
发表于 2013-1-18 11:44 | 只看该作者
李泽尚 发表于 2013-1-18 11:34 3 T$ {9 a8 E2 y, ~& X* e
嗯,谢谢了,不过现在碰到了一个新的问题。  [1 g. o9 ~# f
我按照像阻容器件一样映射了一个FPGA的参数(FPGA的symbol被 ...

. E  ~# `$ C* h6 U3 \1 n解决了,点击完后还是要点击下CELL那个区域,保证有cell和symbol对应~~打包就没问题了~~~

23

主题

564

帖子

4758

积分

五级会员(50)

Rank: 5

积分
4758
228#
发表于 2013-1-19 00:38 | 只看该作者
li_suny 发表于 2013-1-18 10:38 ) a" M/ r+ h! Y! e2 V) \  ?: J% W
和我这边的情况不一样哦,我是只要定义了盲孔,扇出时会自动选择盲孔,而且选择的是相对较薄的。

  h+ h  w6 U7 ?! A* W+ q拉线出来打没问题,自动扇出有问题,即使先定义的通孔,扇出也会去选择盲孔。
平常心。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
229#
 楼主| 发表于 2013-1-22 14:11 | 只看该作者
本帖最后由 li_suny 于 2013-1-22 14:19 编辑 + V( ]+ W- d* {5 Z9 T( Y) Q( A
张湘岳 发表于 2013-1-19 00:38
7 x& {, H+ I4 }! @, ?/ n拉线出来打没问题,自动扇出有问题,即使先定义的通孔,扇出也会去选择盲孔。
. L& W# `  X8 ?* S
0 ^1 c( H& {( w6 j0 F' w/ C
做了一些实验,再写几条关于EE扇出的特点。
( @% w! z# u" k- C. U
0 g, H- J: ~4 ]+ p/ w) j! ]8 r& F) K" ~1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出孔,而不管定义的先后顺序。6 N% q$ `+ K) ^1 ?
2.在定义的盲埋孔中,普通网络会优先选择浅的盲孔作为扇出孔。
" L/ H- l3 ?% W3 {; e8 E3.对于平面层的网络,例如电源VCC或者地GND网络,扇出孔会选择打到定义了平面层的那一层,例如定义了1-2,1-3和1-4的盲孔,GND平面定义为第三层,VCC平面定义为第四层。5 t9 z  b9 l# f; A. j, Z! ]' s0 L
4.执行Fanout后,扇出结果为:一般网络Via1-2,GND网络Via1-3,VCC网络Via1-4。
8 _: D; ~" y( n! h  t; S$ B5.如果设计中只定义了Via1-2和通孔,则GND网络和VCC网络会选择通孔扇出,因为Via1-2无法连接到对应的平面层。
2 S# k) J5 O* K7 s欢迎讨论!
6 k& e! a; `/ {) n. d4 n# x4 p7 U7 T; C5 _
截图如下:

Fanout.png (226.79 KB, 下载次数: 1)

Fanout.png

Fanout2.png (206.41 KB, 下载次数: 1)

Fanout2.png

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
230#
发表于 2013-1-22 15:40 | 只看该作者
li_suny 发表于 2013-1-22 14:11
+ i7 J% ]9 Z; e: u& ^0 p做了一些实验,再写几条关于EE扇出的特点。
8 S' O* m2 C* o3 Q5 W" I
7 g. f! H, O0 J# t& r+ e. W) j1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出 ...

: p: K8 f/ e( v# K  y; X2 e4 D5 N呵呵,那看样子这算个小BUG了,得李老师向mentor的提提意见改进了。

23

主题

564

帖子

4758

积分

五级会员(50)

Rank: 5

积分
4758
231#
发表于 2013-1-22 19:56 | 只看该作者
li_suny 发表于 2013-1-22 14:11 ' B" d( }/ i! f% b
做了一些实验,再写几条关于EE扇出的特点。, F5 }9 }) G6 m5 v( j% a

4 b7 y2 Q1 y3 s. q5 V1.如果定义了通孔和盲埋孔,EE会自动选择盲埋孔作为扇出 ...

- Q0 n) I  m0 H确实如此,只好fanout后手动修改需要做盲埋的了。李老师分析得很透彻,多谢多谢!学习了~
平常心。

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
232#
发表于 2013-1-23 15:36 | 只看该作者
请教一个问题,在Mentor中做Part时,有没有什么方法让只有2个pin的symbol和3个pin的cell对应上?

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
233#
 楼主| 发表于 2013-1-24 09:40 | 只看该作者
李泽尚 发表于 2013-1-22 15:40
3 ?  |+ P" o8 V& s呵呵,那看样子这算个小BUG了,得李老师向mentor的提提意见改进了。

8 f  t. n/ b" ?' `; F0 o确实和Mentor研发团队那边的工程师交流过,有些建议他们确实应用到新版本中了。
  g- ^" A# _5 n+ J: q! Y0 S不过这个,不应该算个Bug,估计一时半会也更新不了。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
234#
 楼主| 发表于 2013-1-24 09:42 | 只看该作者
张湘岳 发表于 2013-1-22 19:56 + ^: H8 N3 K1 ]9 S
确实如此,只好fanout后手动修改需要做盲埋的了。李老师分析得很透彻,多谢多谢!学习了~
6 `# a7 K2 n: G
以前也没这没用过,因为定义了盲埋孔通常就不会用再通孔做扇出了,
5 e! W+ b1 J! G( A9 V& F有问题多交流。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
235#
 楼主| 发表于 2013-1-24 09:44 | 只看该作者
zmg2007 发表于 2013-1-23 15:36 . s- {% d) E# `9 _2 f
请教一个问题,在Mentor中做Part时,有没有什么方法让只有2个pin的symbol和3个pin的cell对应上?

8 i" c! J8 J/ P% o可以,只要创建Part的时候添加一个NC引脚就可以了。

21

主题

216

帖子

3159

积分

五级会员(50)

Rank: 5

积分
3159
236#
发表于 2013-1-24 10:58 | 只看该作者
成功了,谢谢李老师!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
237#
 楼主| 发表于 2013-1-25 01:47 | 只看该作者
zmg2007 发表于 2013-1-24 10:58 - ~. T8 R. K$ m2 F& a
成功了,谢谢李老师!

3 z" K4 a8 F9 Z5 V不客气,有问题多交流。

5

主题

90

帖子

-1万

积分

未知游客(0)

积分
-11877
238#
发表于 2013-2-1 15:16 | 只看该作者
li_suny 发表于 2013-1-25 01:47 5 j5 ]# V- {, K: Q! k) _* R
不客气,有问题多交流。
' [; p; A/ d' x+ `; c/ o4 H
您好!遇到一个问题:7 B; I9 a' k: l4 E
我在原理图里面换了个元件,重新打包后导入到PCB,原来画好的过孔全部没有了,导线还在,这是怎么回事,
+ f! g) e* g% Z. L紧急求助,不甚感激!

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
239#
 楼主| 发表于 2013-2-1 16:30 | 只看该作者
liu525670 发表于 2013-2-1 15:16
% D) r' f7 E3 P0 \* d& z2 W您好!遇到一个问题:
$ G: n8 e; g, q" }. y- I我在原理图里面换了个元件,重新打包后导入到PCB,原来画好的过孔全部没有了,导线还在 ...
! {6 ^- G3 l, D# l: {

# k$ L- W/ {2 ]2 f这两项都不要勾选,再试一下。

trace_removal.png (141.83 KB, 下载次数: 1)

trace_removal.png

5

主题

90

帖子

-1万

积分

未知游客(0)

积分
-11877
240#
发表于 2013-2-4 16:58 | 只看该作者
li_suny 发表于 2013-2-1 16:30 1 [6 w" N8 K: E) }* k% ]/ S3 V
这两项都不要勾选,再试一下。

; _$ n, `) k( l谢谢!我试了,但还是不行,后来板子急发,我把所有过孔和线全部Lock,这样过孔是还在,但线的网络断了,之后又重新导了一次网络,问题是解决了,只是不知道是哪里的缘故,不知道是原理图哪里设置了还是软件不稳定.& c, e7 N: a# d, v8 y. a
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-7-2 13:32 , Processed in 0.080390 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表