找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
楼主: deargds
打印 上一主题 下一主题

[善用Allegro]之Desgin Compare的用法与网表比较。

    [复制链接]

4

主题

44

帖子

-8915

积分

未知游客(0)

积分
-8915
16#
发表于 2009-3-31 11:44 | 只看该作者
学习了,谢谢大家!
有信心不一定赢,没有信心就一定输1

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
17#
发表于 2009-3-31 14:56 | 只看该作者
留个记号,这个帖子绝对有用!收藏

6

主题

288

帖子

764

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
764
18#
发表于 2009-8-17 14:00 | 只看该作者
学习了,谢谢

27

主题

523

帖子

5134

积分

五级会员(50)

Rank: 5

积分
5134
19#
发表于 2009-10-28 16:46 | 只看该作者
You can import netlist data from the following file types:
" i* J/ G5 [2 c+ L0 Y- [- q. xAllegro PCB Editor Third-Party Netlist File - a netlist imported from a third-party tool using the netin command
# W0 T0 b* g; _Allegro PCB Editor Net List Report File - a netlist created by running the Allegro PCB Editor Net List report on an Allegro PCB Editor board
: Y# ^5 o# R: C9 o' a3 L. d" WAllegro PCB Editor Net View Extract File - a netlist created using the Allegro PCB Editor extracta command
0 ?+ I! ?+ \$ O: n# o& D- K+ FMentor Nets File - a netlist and component list in Mentor format
' _$ l( I6 O- d. a3 o3 o4 aMentor Neutral File - a Mentor file in ASCII format that provides information about nets, geometry, pins, board locations, drill holes, pads, and testpoints
2 ?( s8 D8 V3 x) |+ @. q  yTo maintain the data in XML format, you can save the netlist files in the Design Compare window.

10

主题

235

帖子

2527

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2527
20#
发表于 2010-1-14 10:38 | 只看该作者
这个方法不太好,package全部有差别,主要是brd和网表package的信息不一样。! K/ C+ G3 G( B' Y4 t5 v$ i( }
我一般是比较brd,先run旧brd的design compare,产生xml文件。再在新的brd
1 R. P; ]) \1 G! F1 Yrun design compare,把旧的xml文件import。
3 ]9 X/ z, u) _9 p7 M8 ^! O主要作用是小改动时,确认一下其它东西有没有改。

16

主题

118

帖子

1326

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1326
21#
发表于 2010-3-9 16:23 | 只看该作者
也挺不错的

5

主题

54

帖子

-2万

积分

未知游客(0)

积分
-21969
22#
发表于 2010-4-30 08:17 | 只看该作者
不错,谢谢

2

主题

37

帖子

864

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
864
23#
发表于 2010-4-30 08:37 | 只看该作者
从来没有比较过,每次更新网表后把PCB所在目录下的netin.log打开,看一下$END后面的信息,看原理图改了哪些地方.觉得也挺方便的.

8

主题

103

帖子

716

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
716
24#
发表于 2010-6-3 12:32 | 只看该作者
确实是有差别的。主要是DEVICE的内容不一样

27

主题

523

帖子

5134

积分

五级会员(50)

Rank: 5

积分
5134
25#
发表于 2010-8-9 12:55 | 只看该作者
确的,楼主的方法不错,不过呢,还是会有不容的问题,如package全部有差别,这样会有很多不同多,有点烦。
: L1 G2 m& C$ G  Z" @1 G" O用File/Import/logic/选上Creat PCB SML from import data.点单击Desig compare,用这样的方法比较,可能是比较好的方法。
+ @7 M- q1 w2 L+ i备注:16.2版本这个功能,其它的版本有没有,我就不知道了。

39

主题

206

帖子

1385

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1385
26#
发表于 2010-9-1 16:30 | 只看该作者
直接用tool-design compare的比较会发生封装的错误。
  V. @7 F9 |; g# V5 X
! h7 ?8 F7 p! o0 B8 Q7 T; n4 o( s. ^. @但是一般我们选择第三方的网表。也无法选择Creat PCB SML from import data。' W5 c% m4 P& v: E7 l6 Y; \; Z
8 g" T- v3 A: _" l
不知各位如何处理?

2

主题

17

帖子

-8980

积分

未知游客(0)

积分
-8980
27#
发表于 2010-10-8 13:56 | 只看该作者
感謝大大受教了

43

主题

163

帖子

818

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
818
28#
发表于 2010-12-2 17:10 | 只看该作者
很好

20

主题

648

帖子

2611

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2611
29#
发表于 2010-12-15 15:55 | 只看该作者
学习了!!!!!!!!!!!!!!!

1

主题

511

帖子

3483

积分

五级会员(50)

Rank: 5

积分
3483
30#
发表于 2011-4-22 20:35 | 只看该作者
That good !!! Thank you for lesson & sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-7-8 18:01 , Processed in 0.061291 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表