找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
楼主: forevercgh
打印 上一主题 下一主题

【原创】理性认识SQ的时序仿真功能(不断更新中)_如需转载,请务必征得作者同意

    [复制链接]
cjf 该用户已被删除
16#
发表于 2008-4-24 14:55 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

17

主题

177

帖子

320

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
320
17#
发表于 2008-4-24 19:23 | 只看该作者
原帖由 cmos 于 2008-4-24 13:29 发表 4 O3 |8 l; `1 C# ?1 k

; K9 T# ^# G/ z! [" W" ]0 Y# J+ n6 u
buffer如同一头牛,负载如同车,牛拉1辆车和拉4辆车的速度是不同的。buffer delay如同牛拉车的速度。挂的车太多,负载就过重。挂的车少,牛跑的太快,容易出交通事故,出现过冲。
: x( A! _+ n3 U. O3 A2 l/ n

9 r2 k& w6 j) |/ @$ a要从电磁波或电气的角度来解释,这样解释太粗糙了9 H7 t6 z  ]3 G3 o* U; K; P- j
是不是会出现振铃或反射等,使达到(相对稳定的电压)Vmeans的时间发生变化?至于为什么会变化呢???假如外接负载恰好满足要求时,其Tbufferdelay的时间大概为多少?当超载了呢?其时间是变为多少???

2

主题

85

帖子

3400

积分

五级会员(50)

Rank: 5

积分
3400
18#
发表于 2008-4-24 20:05 | 只看该作者
大家就是要多多讨论这个

0

主题

20

帖子

-8966

积分

未知游客(0)

积分
-8966
19#
发表于 2008-4-24 22:08 | 只看该作者
学习学习,正在弄呢

16

主题

407

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
15394
20#
发表于 2008-4-25 15:18 | 只看该作者
原帖由 stupidboy 于 2008-4-24 19:23 发表
. l. n" v9 L) A3 l  r( ]4 a9 `+ p2 D( v
* x. T6 f5 ^. j5 n" G+ A( d
要从电磁波或电气的角度来解释,这样解释太粗糙了9 `3 |* \9 A- C) G6 f
是不是会出现振铃或反射等,使达到(相对稳定的电压)Vmeans的时间发生变化?至于为什么会变化呢???假如外接负载恰好满足要求时,其Tbufferdelay的时间大概 ...
7 l6 Q) Y9 @0 y0 V" ?1 L9 y
/ u; O- r7 p1 k- z6 z
从电磁波角度解释就需要做ansoft工具作3维的磁场仿真,这个好像不太可能,没有这么复杂的3维模型。) T2 ?) N7 W3 |0 j
电气特性,就是spice level的仿真就够了,牛拉车的说法只是一种比喻,我还想不出更好的比喻了。# w% l1 ~1 Q9 N5 o5 S
所谓参考的vmeasure电压,只是给一头机械牛,因为这头机械牛的表现是稳定的,) s* A& y4 P4 d' [& U
其他牛拉车都给予机械牛作为参考而已,你说的具体delay时间都可以仿真获得。具体case,具体数据,没有哪个数据能涵盖一切case的

评分

参与人数 1贡献 +5 收起 理由
forevercgh + 5 我很赞同

查看全部评分

6

主题

154

帖子

3263

积分

五级会员(50)

Rank: 5

积分
3263
21#
发表于 2008-4-28 15:15 | 只看该作者
学习了
态度决定一切,
行动创造未来。

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
22#
 楼主| 发表于 2008-4-29 08:45 | 只看该作者

Vmeas and test load descirption

Vmeas and test load descirption; t, v( l) u( |% w
前面已经讲过Tco概念,那么手册中的Tco是如何得到的呢?4 v! D6 e, J7 \- T( V- T& l
请看下图,半导体厂商首先会根据芯片特性确定具体的test load(不要深究为什么如此,如果想清楚理解,意味着你要进入一个新的领域----IC测试),我们的probe点即为T点,Tco的定义即为从时钟输入到数据输出的时间,而数据输出的时间点的确定即为T点波形上升为Vmeas的时间点。& Q# F! B5 T- p

" ]- k" w2 ?& R/ m. P; i) |9 GVmeas为半导体厂商用来为输出buffer(当然包含output ,I/O,3-state)确定板级延时特性的电压参考点$ `0 _, L6 s4 V% z$ Y6 W. Y
Vref,Rref,Cref为半导体厂商用来指明传输延时和输出buffer开关特性的test load3 a* ]0 W+ g% p. P" Y* s
( T' H# k( V4 j& J3 z
, i6 l) |  y4 H8 i9 v6 ^
举个例子2 m$ J2 G9 |9 j/ _  K" e8 l' E
5 m) b& i$ r  G. M) i! q% Z; r- e! k( V

( w& d2 o* @9 L' a这是取自一个ibis model clk buffer的test laod及Vmeas参数# E% {: Z) Y5 @4 U
下面分别用SQ和hyperlynx搭建起test load  Y5 E  l% g$ y% q
游客,如果您要查看本帖隐藏内容请回复

# A" m% [( x' w6 {: R* Q' k& p5 g* K; y; R# T4 q" n6 ]; M
理解不妥之处,烦请指正
6 ^, H) {  |1 G
6 p$ D: P7 f, w. A' P7 c[ 本帖最后由 forevercgh 于 2008-4-29 11:03 编辑 ]
sagarmatha
Allen 该用户已被删除
23#
发表于 2008-4-29 10:21 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

16

主题

407

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
15394
24#
发表于 2008-4-29 10:39 | 只看该作者
就我个人理解,外围test load,就是所谓Cref的具体值,来源于在芯片设计中对于板极最大负载的考量(是否是最大值也许存在争议,但50pf也够大了)。就是从drive 端往外看的所有电路的一个等效模型。6 o* ~& g3 m- B& a1 ]5 P
然后其余各种case,都是根据这个等效模型的一个参考。
/ C! ?( ]( j5 b: b( V
4 e# k* n, j- F( D" s
/ N9 F0 ^( [6 D6 A+ E# ~# O) O% ACref在芯片设计中也有其自身的指导意义。就是外围将要驱动的最大负载,从而在芯片内时序优化提供参考依据。但是很多国内芯片设计公司的外围约束基本来源于工程师的经验值,而没有考虑真实的pcb板的应用情况。因为芯片工程师很少有板极布局布线概念,更鲜有作信号完整性仿真,来给他选择合适drive bufer提供依据。这个是国产芯片现状。  v* a6 J3 X! x3 Z" ^4 Q: \
至于国外的芯片,怎样来设这些参考值,就不太清楚了。但我觉得应该有一个很完善的流程,会有SI工程师,通晓板极和芯片布局2方面知识进行协调和仿真,从而做出兼容性最强的芯片。需要一个独立的SI部门来做这件事情。

评分

参与人数 1贡献 +10 收起 理由
Allen + 10 感谢分享

查看全部评分

0

主题

3

帖子

-1万

积分

未知游客(0)

积分
-11975
25#
发表于 2008-4-29 17:26 | 只看该作者
ddddddddddddd

7

主题

84

帖子

270

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
270
26#
发表于 2008-4-29 18:34 | 只看该作者
xuexi

10

主题

108

帖子

310

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
310
27#
发表于 2008-4-30 20:37 | 只看该作者
秘密手册??

1

主题

41

帖子

-8936

积分

未知游客(0)

积分
-8936
28#
发表于 2008-5-1 17:13 | 只看该作者
支持一个

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
29#
 楼主| 发表于 2008-5-5 22:15 | 只看该作者
聊过了buffer delay,同时也明白了buffer delay会随着load情况的变化而变化。  B) N5 F/ m3 [# {# O
而我们实际关心的应该是test load情况下的buffer delay,他将作为我们时序分析的参考基准,其重要性可想而知。- C& K! r8 X& g

5 N0 }% S# ?( W9 YTco的提出是基于test load的测试结果,buffer delay作为tco的组成部分直接影响Tco,很显然,我们实际系统系统的load情形是不同于test load的。那么就要考虑到如何修正Tco的问题。# ?8 i! v  n" L4 h
  l" X2 M! x6 Q- g2 o7 ?( K) _  k
借用TI的图说明一下。9 ~1 I4 O3 c2 l& l$ N

6 i9 e3 B: k* K  T& h& @/ v
) R- g* ^" g, R' J7 n  [C点波形即为test load情况下的驱动端波形
- b# B# f. R4 M+ l3 |A点波形即为actual load 情况下的驱动端波形6 `/ n5 x% T8 I2 p# \7 D2 Y& i
B点波形即为actual load 情况下的接收端波形! Z: A, Q! H) H& n; Z/ V. W9 J
  u% R+ i6 Q. T2 P0 S8 r
我们将A,C间的时间间隔(电压参考点为Vmeas)即为我们的补偿时间compensation timing-----------Tcom
6 C- G5 i  o( n! }  {
0 o( [7 h9 f1 ]; J这里的Tcom为240.741ps" M  x% ]  Z) b  Y' t
3 e9 t1 i  W" F  ?& W
而A,B间的时间间隔即为我们的板上走线延时(注意,这里的板上延时不同于传输延时)---------------Tlayout* I8 _% A/ H, a- V2 S: K; T7 n0 m
Tlayout是我自己定义的,见笑啊(要说明的一点是,这里只是为了说明问题,定义不合适的还请海涵)
) _2 h) m+ E; \板上走线延时的电压参考点依据信号的类型有所不同
! O: t) J1 w1 O2 X8 i2 @( l2 D, T1.对于时钟信号来说,参考电压点为Vmeas,因为时钟信号要求严格的单调性(我们这里研究的是同步系统,参考信号为CLK)2 Q) R0 H0 Y4 R3 x3 V2 V, N2 ^7 P
2.对于控制信号,地址信号,数据信号来说,起始参考点为驱动端Vmeas,终了参考点为接收端Vil/Vih(非CLK信号不要求有很好的单调性,故引入门限电平作为参考点,避免非线性边沿造成的巨大误差)6 M* s9 m7 |6 ?, N1 S/ r8 v+ q# g
就像下图,Vmeas电平持续Tref时间,非线性边沿的存在使得我们不能将Vmeas作为参考。
, w" n" U4 E  k$ Y2 b
sagarmatha

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
30#
 楼主| 发表于 2008-5-5 22:21 | 只看该作者
这里的Tcom+Tlayout即为SQ标榜的settle delay和switch delay ,其实就是flight time(max,min)。这些概念比较晕,好多厂家的定义不同,比较愤愤。' D& X- c3 U8 x0 n
tcom已经讲过
0 Z7 u9 i" w4 L; B3 ~* K7 GTlayout由于终了参考点的不同进而冒出了几种不同的情形。
! \& g. `, E& h" Q; A. K( B7 G# [3 o5 q  s9 j0 Z1 [9 [% s7 b' D
* I% F$ V6 c  ?
游客,如果您要查看本帖隐藏内容请回复

8 u. v$ {! o6 _& [. _/ I太晚了,要睡觉了,有空接着侃% q0 @) c$ b3 L4 u$ f
. l/ E( I( Z) Y! [5 U: U* G
[ 本帖最后由 forevercgh 于 2008-5-15 20:38 编辑 ]
sagarmatha
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-9 09:58 , Processed in 0.071181 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表