EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
文 / 姜杰(微信公众号:高速先生)7 Z: j& s( c w! W6 \2 y
- a u) q! ]! C# {- N; C C+ V上周五的文章介绍了阻抗控制的基本概念和计算方法,本周就来讲讲生产加工因素对阻抗的影响以及阻抗的测试方法。# _5 }5 k, R# A$ C2 X
! S6 l* _0 `. o, B7 R! A0 }2 D' ?) Q4 Y$ p( `: s
% o' |1 E% ?. s! @" ]. c g
8 ^6 J) C2 C& v; Y/ y既然阻抗的连续性对于信号质量的影响这么大,为何在实际生产中的阻抗公差只控制±10%,而不是±5%甚至更小呢?为了避免与板厂不必要的肢体冲突,你需要仔细了解一下PCB压合、蚀刻、板料公差和阻焊制程等因素对阻抗控制的影响。 # f4 B% T4 A/ @2 E0 y
![]()
- `; X u" S$ E( w. Z5 f, K, H. ]7 q1 [, y a, t1 X& ?
013 u6 z9 o3 J- D% s7 x+ E( c0 Z; `
( y0 H0 s# u4 f( n9 o0 t
9 |! @2 {* `- A& l' e9 d- f
压合的目的是通过"热与压力"使PP结合不同内层芯板及外层铜箔。而不同的PP组成搭配不同的内层板材与面铜可调整出不同厚度规格的线路板。压合制程是 PCB多层板制造过程中重要的一环,会对阻抗控制产生什么影响呢?详情请点《常规阻抗控制只能是10%的偏差(一)》: J. g6 v# H4 k! j/ c5 A: i
% Y$ w+ ]( B) ~5 N2 E/ K
: p1 D! [3 `( g& H
02. D3 V% g& S, q% U, ]/ E% t' G7 _
+ H; M" Z, a" d' M0 q/ J$ B: O
. D6 r! Y y1 Q6 i* n蚀刻是使用化学反应移除多余铜箔的过程。PCB线路板生产加工对蚀刻的基本要求就是能够将除抗蚀层下面以外的所有铜层去除干净。在PCB制造过程中,想要精确地衡量蚀刻的质量,就必须考虑导线线宽的一致性和侧蚀程度,即蚀刻因子,它又会怎么影响你的走线阻抗呢?《常规阻抗控制只能是10%的偏差(二)》- J+ d% \/ A# d1 W
![]()
) h* A+ V& i* E
( w( h4 o# q) p3 e03% N& A3 e+ ?/ P! M* O. A7 }
5 ~& r+ [: d% e$ L! ] U3 s$ x: m6 L) O2 C: I
凡是生产,皆有公差,PCB的覆铜板厚度也不例外,覆铜板的厚度偏差分为两种,一种包括金属箔的厚度,另一种是不包括铜箔的芯板厚度,无论哪种,都会带来阻抗的偏差。此外,阻焊油墨对阻抗的影响也不容忽视,需要考虑的是阻焊油墨的介电常数及覆盖阻抗线的阻焊油厚度两个因素。《常规阻抗控制只能是10%的偏差(三)》
) f* ]0 k2 ~% H& V9 C% s![]()
/ V( w# A8 L, T* s
/ D6 ^9 F% E/ {# e+ G" x9 [04+ C: R/ ]9 _4 _) c6 w7 Z& u6 f* E, S
; ^ a0 H; R% I$ z
* }; s8 n+ \5 @! ^" k+ Y) S
总而言之,从统计学的角度看,10%的阻抗公差管控要求是权衡之后折衷的结果:可接受的阻抗连续性,可接受的生产加工偏差。《一张图看懂阻抗偏差这件事》
* h$ N' u# e/ }2 X; {9 k- H![]()
3 _' m* p- i7 s( c. P* \/ R$ W5 B9 o& c/ U, s7 f7 M
05
. y) o. Q5 w% ]6 ^- f9 H& U r$ v
& G2 Q# H% ~ p8 |
; X9 p6 ?) W' E; h: |: X对于已经加工出来的板子,想要知道走线确切的阻抗信息,我们还可以借助时域反射仪(TDR)进行测试。TDR工作的基本原理是:信号发生器向传输路径发送一个脉冲或者阶跃信号,当传输路径中被测设备发生阻抗变化时, 部分能量会被反射, 剩余的能量继续传输。只要知道发射波的幅度并测量出反射波的幅度,就可以计算阻抗的变化。《TDR测试原理》6 ~( D+ G) G$ z" d
$ C- X8 V- S# E+ Y0 Q0 X& ^. ?
' m/ k5 ~" E) X& A( ~7 @06
- \4 A+ f8 d+ ]8 d5 y0 M! m- o
* `. e8 o4 c4 b" ?$ Z+ y2 o, [: \- G5 q9 \
实际测试到的阻抗并非一马平川的直线,而是躁动不安的曲线。阻抗曲线在前端和后端的波动是由于受到探头或者开路的影响,中间段的波动则是由于制程中加工偏差的影响。《如何用TDR来测试PCB板的线路阻抗》
" @( ~' a1 v$ U 073 }6 W0 ~) K6 ]) l% ?( ~, [
& ^/ c/ |( {1 ~% @! j3 l: k8 @7 ~
加工偏差无法避免,阻抗测试仪器又遥不可及,我们能把控只有手中的设计,如果能够通过软件直观的看到PCB上每一段线的阻抗,对于攻城狮而言,无疑将是一大福音。《你还在担心你的阻抗吗?-ALLEGRO17.2新功能》
0 l4 H% [: ~, g) q! J0 | # Z+ t; f: R1 h" K2 J+ F) A+ x
0 t/ z: i5 F: h7 e4 o$ f
# J$ Q7 L R( n, c! x5 f
: {" H: k. R9 D& v高速先生- m. z2 S0 D, g0 r
往期精选 Editors' Choice
5 v4 _* {+ `, V) d
/ X T1 a$ T; o4 w3 W* V$ f" V6 \
% A1 ?" q7 F5 M( f6 d9 `' y8 j) y. M# Z9 S
0 @4 k) A$ @& b) {( J: v' l# y/ T 2 k5 M4 [4 c1 j2 c7 a* d) [1 p! w
|