找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
楼主: 764207758
打印 上一主题 下一主题

全志A20的PCB Layout

[复制链接]

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
16#
 楼主| 发表于 2016-11-11 11:10 | 只看该作者
winboy755 发表于 2016-11-11 10:37
9 ^3 ^( B8 W, e! ^9 o2 b4颗DDR的通常正反面各两颗的,拓扑是星型+星型,有公版的就参考下公版吧,那样保险

2 O; ^4 D# z9 w) J. n正反两面走的都是星型吗?没有公板,可否借鉴下你的板呢?如果不方便的话RRD跟CPU那一部分也可以,非常感谢!. \' k* d/ Y  A$ I: U9 A7 W

1

主题

86

帖子

361

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
361
17#
发表于 2016-11-11 11:48 | 只看该作者
要星型走线的只是ADDRESS,COMAND、control信号线,它们从CPU出来,兵分两路,一路到一侧背对背的两颗DDR BGA附近,又两兵分两路,到各自BGA,走线等长;另一路到另一侧也是这样;确保CPU到每一DDR引脚走线等长,是为星型+星型,有如树枝分叉上又长分叉。

1.JPG (290.66 KB, 下载次数: 1)

1.JPG

点评

请问你的这张图是正面2颗DDR,反面2颗DDR吗?对于6层板你是如何打孔走线的?可以参考下。  详情 回复 发表于 2016-12-21 11:21
你好,请问线宽,和线间距分别是多少呢?  详情 回复 发表于 2016-11-25 14:58

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
18#
 楼主| 发表于 2016-11-14 14:47 | 只看该作者
谢谢

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
19#
 楼主| 发表于 2016-11-25 14:58 | 只看该作者
winboy755 发表于 2016-11-11 11:484 ^' r- w" a# p3 g! b! V& n2 l
要星型走线的只是ADDRESS,COMAND、control信号线,它们从CPU出来,兵分两路,一路到一侧背对背的两颗DDR B ...
: I, W3 h- U" ^1 ]" Y, P5 e: R
你好,请问线宽,和线间距分别是多少呢?
' E- ]) n+ Y7 W6 A+ k- G

点评

要先根据阻抗、层叠用工具如Polar算好线宽;线间距可以大一些,组内最小为1倍线宽,组间最小2倍线宽;总之高速线间距大一些,平行的走线短一些,减小线间串扰  详情 回复 发表于 2016-11-25 16:52

1

主题

86

帖子

361

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
361
20#
发表于 2016-11-25 16:52 | 只看该作者
764207758 发表于 2016-11-25 14:58
+ K0 |3 j% C! x  }( o你好,请问线宽,和线间距分别是多少呢?

. Z( E6 ^6 q: H' Z3 a要先根据阻抗、层叠用工具如Polar算好线宽;线间距可以大一些,组内最小为1倍线宽,组间最小2倍线宽;总之高速线间距大一些,平行的走线短一些,减小线间串扰
, w7 W* M5 P6 o, O' X& M

点评

6层板(TOP,GND,Signal,Power,GND,Bottom),组内间距为1W,组间间距为2W,这样可以吧。  详情 回复 发表于 2016-12-21 11:10

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
21#
 楼主| 发表于 2016-11-30 15:25 | 只看该作者
正面和反面都放有DDR,你是怎么打孔走线的呢?可否截图顶层和中间层的参考下,非常感谢!

0

主题

31

帖子

-1万

积分

未知游客(0)

积分
-11968
22#
发表于 2016-12-9 18:41 | 只看该作者
C:\Users\Administrator\Desktop\A20.JPG

0

主题

31

帖子

-1万

积分

未知游客(0)

积分
-11968
23#
发表于 2016-12-9 18:44 | 只看该作者
C:\Users\Administrator\Desktop\A20.JPG 这个就是A20的DDR3 4X8BIT原厂demo! c4 G% s7 G! `' D. z0 g3 H7 a7 E- Z

点评

2颗DDR在正面,2颗DDR在反面,没有遇到这样的布局,不知道如何打孔走线才能把线走出来,6层板。你有类似像我这样布局的DDR的走线吗?  详情 回复 发表于 2016-12-21 11:12

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
24#
 楼主| 发表于 2016-12-21 11:04 | 只看该作者
我的是2颗DDR在正面,2颗DDR在反面,没有遇到这样的布局,不知道如何打孔走线才能把线走出来,6层板。你有类似像我这样布局的DDR的走线吗?
& l1 Y3 `6 ~: Z2 X' @7 y" o+ e

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
25#
 楼主| 发表于 2016-12-21 11:10 | 只看该作者
winboy755 发表于 2016-11-25 16:522 W$ k. x9 w: V6 i' y  P3 m8 u; ]
要先根据阻抗、层叠用工具如Polar算好线宽;线间距可以大一些,组内最小为1倍线宽,组间最小2倍线宽;总 ...
6 {7 [, p& w+ z% {
6层板(TOP,GND,Signal,Power,GND,Bottom),组内间距为1W,组间间距为2W,这样可以吧。, S$ b  I/ h. m2 z) ]" z

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
26#
 楼主| 发表于 2016-12-21 11:12 | 只看该作者
luwei23110 发表于 2016-12-9 18:44
2 _* _6 ~4 M3 M; N; u这个就是A20的DDR3 4X8BIT原厂demo
8 W6 Q+ `3 f* g! H
2颗DDR在正面,2颗DDR在反面,没有遇到这样的布局,不知道如何打孔走线才能把线走出来,6层板。你有类似像我这样布局的DDR的走线吗?8 u6 F# l" g1 q3 h* H

3

主题

47

帖子

50

积分

二级会员(20)

Rank: 2Rank: 2

积分
50
27#
 楼主| 发表于 2016-12-21 11:21 | 只看该作者
winboy755 发表于 2016-11-11 11:48# `) H  A" {* e! w: ]# r: }+ Z
要星型走线的只是ADDRESS,COMAND、control信号线,它们从CPU出来,兵分两路,一路到一侧背对背的两颗DDR B ...

2 i8 L4 f! d2 P请问你的这张图是正面2颗DDR,反面2颗DDR吗?对于6层板你是如何打孔走线的?可以参考下。
" Y  d. c. {. @' P

点评

6层板的电源层太破碎,不过不排除demo板就是6层甚至是4层的(国内厂商在消费产品成本控制上不是一般的牛)9号那老兄发的demo板图,最好参考下,因为出线方式与你的方案一样,有时间的话最好做成近似。可以的话联系下  详情 回复 发表于 2016-12-22 19:56

1

主题

86

帖子

361

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
361
28#
发表于 2016-12-22 19:56 | 只看该作者
764207758 发表于 2016-12-21 11:21( T9 I! W- U% T" S) ^
请问你的这张图是正面2颗DDR,反面2颗DDR吗?对于6层板你是如何打孔走线的?可以参考下。
% r3 ?8 W; x* d' A" d
6层板的电源层太破碎,不过不排除demo板就是6层甚至是4层的(国内厂商在消费产品成本控制上不是一般的牛)9号那老兄发的demo板图,最好参考下,因为出线方式与你的方案一样,有时间的话最好做成近似。可以的话联系下A20的技术支持,最好能拿到demo板PCB文件,在那基础上改(若demo板都是4层的,自己却做成6层,老板会很不高兴的)
. L# ]4 d' v' V6 p( Q3 z( J5 A
Hello,world!

0

主题

2

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
29#
发表于 2017-3-16 11:33 | 只看该作者
有戏

0

主题

2

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
30#
发表于 2017-3-16 11:38 | 只看该作者
那要看用什么ddr了,按照不同bit的ddr 可采用不同的方案,不过针对布线,最好用大的ddr颗粒,最好不要超过四个,为了性能稳定,应该使用跟高bit的ddr
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-17 00:55 , Processed in 0.071273 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表