找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
12
返回列表 发新帖
楼主: fh3953
打印 上一主题 下一主题

求助,原理图位号重排之后更新网表到pcb就乱了

[复制链接]

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
16#
 楼主| 发表于 2016-3-6 19:07 | 只看该作者
longzhiming99 发表于 2016-3-6 09:12
6 v: P: n& U3 d7 q4 C很多人遇到过,但次数不多,始终不知其原因所在,原因是PCB上有fix属性的东西,任何东西!有了fix就会更 ...

  m' w( g- v8 V+ W/ l1 @% |1 L- I( W) H% h多谢提醒,不过我好想没有fix的器件啊。。。明天上班再确认下
4 o! o2 V8 ^$ F# [8 H5 q2 D

点评

包括走线也不能fix,我是在17.0版本上验证的。以前用16.5也遇到过。  详情 回复 发表于 2016-3-7 09:19

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
17#
 楼主| 发表于 2016-3-6 19:11 | 只看该作者
partime 发表于 2016-3-6 15:02
- h# c( ~( t9 r, C, d: e用原来的brd文件反标到HDL里面去,然后,让DE在这个基础上做原理图。不是你麻烦,就是他麻烦

) {/ I9 \2 s# i" ], }( E+ V然而并没有你和他,只有一个我....) _2 G2 k3 m/ F
小公司的硬件就是全包啊全包。2 V, m" {; X& Q; V. a; R
还有就是我在brd里面重排位号,位号的前缀都会变掉,电阻都变成U了,这个怎么解决?是不是得在器件封装里面改?7 F: D. L5 _7 [1 U% o7 K- N

9

主题

132

帖子

361

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
361
18#
发表于 2016-3-7 08:47 | 只看该作者
变了是正常的,位号变了,导致网络也跟着变,一般改版修改原理图,我们都是建议客户,在原来的原理图上手动添加位号,不然以前的板子基本上都是不能用!

63

主题

967

帖子

3164

积分

五级会员(50)

Rank: 5

积分
3164
19#
发表于 2016-3-7 09:19 | 只看该作者
fh3953 发表于 2016-3-6 19:07
: q: P- e8 g: _多谢提醒,不过我好想没有fix的器件啊。。。明天上班再确认下
0 f1 q4 z6 Y; M6 y
包括走线也不能fix,我是在17.0版本上验证的。以前用16.5也遇到过。
  E, }; w( j% W! h  H

点评

我今天看了,不是这个问题,这个板子没有结构要求,我没有fix任何东西  详情 回复 发表于 2016-3-7 09:32

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
20#
 楼主| 发表于 2016-3-7 09:32 | 只看该作者
longzhiming99 发表于 2016-3-7 09:19* b# `) b! e+ _3 E7 H
包括走线也不能fix,我是在17.0版本上验证的。以前用16.5也遇到过。
' s, F7 C7 a3 b* N
我今天看了,不是这个问题,这个板子没有结构要求,我没有fix任何东西

4

主题

120

帖子

2449

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2449
21#
发表于 2016-3-7 11:20 | 只看该作者
在PCB里面重标,然后反标到原理图中。参考附件反标的文档. allegro重新编号,反注到原理图枫亭阁新浪博客.pdf (763.03 KB, 下载次数: 28)

点评

支持!: 5.0
支持!: 5
搞定了,多谢!  发表于 2016-3-7 14:37
多谢!之前没勾preserve currente prefixs,所以重排一直有问题。现在重排可以了,但是回注的时候提示Unable to read physical netlist data. 求解,这个怎么破? 下面是log,能否帮忙看看,谢谢! Spawning.  详情 回复 发表于 2016-3-7 14:31

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
22#
 楼主| 发表于 2016-3-7 14:31 | 只看该作者
lxh19861215 发表于 2016-3-7 11:20' E( c1 o7 d' i2 W+ A" f5 A$ k
在PCB里面重标,然后反标到原理图中。参考附件反标的文档.
- |! |. W3 _. J& e' w
多谢!之前没勾preserve currente prefixs,所以重排一直有问题。现在重排可以了,但是回注的时候提示Unable to read physical netlist data.: L( p( J6 f% C/ U
求解,这个怎么破?
* ^2 }! v( U# u' f- ^$ ]+ t
7 b9 d9 k  z2 v& a下面是log,能否帮忙看看,谢谢!5 s2 m) A& q2 G! p) z, E; i+ d& L
! t4 |2 E  E: i. M
Spawning... "E:\Cadence\SPB_16.6\tools\capture\pstswp.exe" -swp -d "D:\SPB_DATA\6735\YYW-M-6735-DEV-10-20160306.DSN" -n "D:\SPB_DATA\6735\ALLEGRO" -s "D:\SPB_Data\6735\rename.swp" -c "e:\Cadence\SPB_16.6\tools/capture/allegro.cfg"  -hpath "HPathForCollision" -backwd
+ o0 S  [# y6 @0 {unzip:  cannot find either feedbackview.cdsz or feedbackview.cdsz.zip.
; G$ s- c) Z- c+ F* Z  jINFO(ORCAP-36108): Starting the Swp file dumping process ...: m! \9 P% ?: w0 f3 n6 x
Loading netlist files ...
2 a$ O" `; h5 FLoading... D:\SPB_DATA\6735\ALLEGRO/pstchip.dat/ f& W) V9 l! y  d6 Y) z# b
& e! t3 y3 P: r9 z
Loading... D:\SPB_DATA\6735\ALLEGRO/pstxprt.dat- F, H/ _) K8 z) a* P# P! x% x  f

0 t  R2 J, r+ M& [2 K0 I6 r4 ^4 U  hLoading... D:\SPB_DATA\6735\ALLEGRO/pstxnet.dat& ]3 ~) H$ e' U8 k7 G. U0 w* ~# I
packaging the design view...Loading physical design view ...Loading... D:\SPB_DATA\6735\ALLEGRO/funcview.dat
3 L& z8 A- H. {#549 ERROR(SPCODD-549): No physical part found for COMP_DEVICE_TYPE=PJ-393_PJ-393_PJ-393, regenerate the netlist to sync with Allegro board.8 ~" x0 ?* d( A9 Y$ U1 Q9 l
              ERROR(SPCODD-516): Line Number: 178
2 C; n3 W% S8 A8 z#1 ERROR(ORCAP-36027): Unable to read physical netlist data.1 {/ m6 v. |/ P9 w" [# C: H
#2 ERROR(ORCAP-36025): Aborting Swap file creation... Please correct the above errors and retry.
) C% ~9 B  [* E! p4 w& J' ?0 |9 o8 ~" p  K5 A, A
Exiting... "E:\Cadence\SPB_16.6\tools\capture\pstswp.exe" -swp -d "D:\SPB_DATA\6735\YYW-M-6735-DEV-10-20160306.DSN" -n "D:\SPB_DATA\6735\ALLEGRO" -s "D:\SPB_Data\6735\rename.swp" -c "e:\Cadence\SPB_16.6\tools/capture/allegro.cfg"  -hpath "HPathForCollision" -backwd& Q. E8 c3 @) d# U; }& A
INFO(ORCAP-32005): *** Done ***1 g2 |4 }- S9 p: b  j+ N
# B: n% e( Q+ a1 c6 G
% E+ m6 _4 S8 `1 |% U2 `; R5 w: a

6 T7 V0 E4 r$ ^, {7 l
* Y' x( {1 t6 z3 w

点评

搞定了,出这错误是因为重排后的pcb没保存,现在可以了。 感谢楼上大大们的回复  详情 回复 发表于 2016-3-7 14:36

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
23#
 楼主| 发表于 2016-3-7 14:36 | 只看该作者
fh3953 发表于 2016-3-7 14:31/ Z  {" e7 T" G# U/ w
多谢!之前没勾preserve currente prefixs,所以重排一直有问题。现在重排可以了,但是回注的时候提示Una ...

7 _5 i7 L, M# `+ c0 Z5 [1 h搞定了,出这错误是因为重排后的pcb没保存,现在可以了。
4 x/ J/ m- x/ M0 N2 [$ Y1 y  B( ]( b# k6 I) B: E9 J
感谢楼上大大们的回复& ^2 D( E( X: r  _% P/ E& z

0

主题

8

帖子

121

积分

二级会员(20)

Rank: 2Rank: 2

积分
121
24#
发表于 2016-3-10 11:57 | 只看该作者
我也想知道,怎么解决这个问题!

点评

现在看来是软件固有的问题,只能在pcb重排并回注了  详情 回复 发表于 2016-3-10 13:56

21

主题

281

帖子

2312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2312
25#
 楼主| 发表于 2016-3-10 13:56 | 只看该作者
lzh4774 发表于 2016-3-10 11:57
. P! c# B- b( X2 e6 H我也想知道,怎么解决这个问题!
5 d# l. u) U! }6 [" @( T
现在看来是软件固有的问题,只能在pcb重排并回注了
# w( G& p1 U5 d  w7 r# m- t( ?

43

主题

421

帖子

1770

积分

EDA365版主(50)

Rank: 5

积分
1770
26#
发表于 2016-3-10 13:56 | 只看该作者
试试把原来的PCB位号锁定~

0

主题

8

帖子

121

积分

二级会员(20)

Rank: 2Rank: 2

积分
121
27#
发表于 2016-5-25 09:24 | 只看该作者
只能回住了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-20 21:53 , Processed in 0.062235 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表