EDA365电子工程师网

标题: 正在看或者看过信号完整性分析第八章的请进 [打印本页]

作者: 烂泥桑    时间: 2013-11-27 11:35
标题: 正在看或者看过信号完整性分析第八章的请进
本帖最后由 烂泥桑 于 2013-11-28 10:23 编辑 4 M* G) C% F2 I

# z  _8 S. n+ f# q本人正在看,有不懂得,所以想请教一下:
+ `. ~/ l( I0 W/ W: Y, b
. T* A2 P# e9 Z( |; C1 B5 P$ n8.15节的容性时延累加。本人表示对图2中的C=2PF/5PF/10PF 不太能理解。首先书中公式RT10-90=2.2*0.5*Z*C;关于这个0.5的解释,我自己把它理解为连线中途的容性负载这样的结构,因为书上写了“传输线的前一半...传输线的后一半”。运用前一节的结论,不影响信号质量的中途容性突变C<0.004*RT,但是图2举例中RT=50ps,电容C为2pf 5pf 10pf不是远超这个限制了吗?我感到很矛盾。我特想知道的是怎么个电路原理图才能得到图8.26的波形(一模一样的),希望有仿真过的朋友给点信息  
5 x' @) d* B! V- p( I0 Q/ B) h1 ?  n; _
图片上不来。。。。
& }8 F8 A3 q+ G6 n

1.png (50.58 KB, 下载次数: 0)

1.png

2.png (84.37 KB, 下载次数: 0)

2.png

作者: 烂泥桑    时间: 2013-11-28 10:22
另外我还有一个问题想补充一下,下图中的公式是在书上8.14节 连线中途的容性负载反射 一节出现的,我只想问问这个RT是指最原始的信号的上升时间如50ps,还是指信号遇到中途容性负载,上升时间被延长后的、电容两端的电压上升时间,如(50+2.2*0.5*Z*C)ps?

QQ截图20131128100918.png (12.4 KB, 下载次数: 0)

公式

公式

QQ截图20131128102237.png (30.51 KB, 下载次数: 0)

仿真

仿真

作者: woshilanmao    时间: 2013-11-30 09:37
我这里做了一个,楼主可以参考。! K2 w+ Y" V( R; _
1 @0 |/ g3 n$ F: k; E6 [' S' ^

' y. P0 m& y/ r2 \, _1 X% L不过这里激励为理想step信号,上升沿为62.5ps(10-90%为50ps),容性延迟没有书中的那么大,这里的延迟分别为38ps,88ps,174ps
作者: 烂泥桑    时间: 2013-12-2 09:42
woshilanmao 发表于 2013-11-30 09:37
* u3 P) g) C, j* ~( t我这里做了一个,楼主可以参考。
* ^: t) Q1 Y- c2 s! p4 S* ?
谢谢朋友你的回复,真的是太感谢了。不过我对电容那个上升时间什么的有着这样的理解。我觉得书上的意思就是说电容刚开始充电时,其阻抗确实是书上所写的那条公式,那个RT也确实是原来信号的上升时间,不过这也仅限于一开始的时候。到了后面,如果看回公式中的C*dV/dt,模电告诉我们这本来就是指电容两端电压对时间的变化速度。所以我就得出我前一句的结论“仅限于初始的时候”。不知道我这样理解对不对呢?  k$ _9 n' }. V; E) i6 ~9 ^/ _7 f
; M4 Q, t; W6 N& ^" x
PS:还有那个仿真中RT=50PS 软件设置就要设置RISE TIME为60多ps那个,真是太贴心了,我也是在做了几次仿真后才突然发现这个事。再次谢谢你的回复
作者: 烂泥桑    时间: 2013-12-4 12:33
最后附上于博士说法,结束本帖:0 T8 f2 }6 U, }) A& t5 W5 y$ L

QQ截图20131204123410.png (169.7 KB, 下载次数: 0)

QQ截图20131204123410.png

作者: 草草    时间: 2013-12-6 21:52
学习了,我又要回去好好看书了。
作者: cousins    时间: 2013-12-24 14:15
这种容性的变化通常发生在过孔,走线拐角,以及连接器部分
作者: 烂泥桑    时间: 2013-12-25 10:51
cousins 发表于 2013-12-24 14:150 v0 V5 D& J" p9 c! \# N" B
这种容性的变化通常发生在过孔,走线拐角,以及连接器部分

! P5 L  H, O% L$ V! p# h& N% a& Q能具体问一下吗,连接器是什么东西啊,能不能上个图,我经常疑惑跟我以为的是不是同一个东西?
作者: cousins    时间: 2013-12-25 14:44
连接器含义很广
& u, J6 r7 o; B% V& M$ n5 g; `! e有PCB与PCB之间的连接元件,有公座,母座,公插,母插,线材等
! m4 ~$ \; f6 e7 ]( E, y5 y- u比如PCIE金手指,比如USB接口,HDMI接口,SATA接口等等: H- T4 b) J" d' a
简单的理解就是任意传输线出现图形结构变化都会有容性的变化. E7 L# x5 m7 r, P3 n
公司内部上不了图,不好意思
作者: 烂泥桑    时间: 2013-12-25 16:09
cousins 发表于 2013-12-25 14:44
& z6 W8 D% F2 M2 b# q* y8 d连接器含义很广
/ A6 d" Z7 ~8 A# P8 N有PCB与PCB之间的连接元件,有公座,母座,公插,母插,线材等6 v5 Q, M; n4 r7 |
比如PCIE金手指,比如USB ...
/ B9 K# n0 U. c. ]- Z# P; T





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2