找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1559|回复: 11
打印 上一主题 下一主题

主频无法通过EMC检测

[复制链接]

4

主题

16

帖子

78

积分

二级会员(20)

Rank: 2Rank: 2

积分
78
跳转到指定楼层
1#
发表于 2013-5-11 11:25 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位好:) e2 G& G# w$ t( {3 n$ Q0 j6 Y
  我做了一款BCM7231的播放板,此板采用4颗8位的DDR3,采用菊花脸结构布线,4层板,TOP和BOT走线,控制,地址和时钟都有阻抗匹配电阻。当主控设置DDR速度为667M时,EMC就667M超标,设置DDR速度为800M时,EMC就800M超标,都是10dB左右。请问这种情况该如何处理,有哪些地方要着重注意?请指教!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
2#
发表于 2013-5-11 13:21 | 只看该作者
发个截图上来瞧瞧

4

主题

16

帖子

78

积分

二级会员(20)

Rank: 2Rank: 2

积分
78
3#
 楼主| 发表于 2013-5-11 14:09 | 只看该作者
lap 发表于 2013-5-11 13:21
/ V- [! o4 I9 t4 T) V6 c  x; ]0 ]+ Z发个截图上来瞧瞧

7 g/ u. b- ~( V- q) Q6 J.....

QQ截图20130511141147.png (231.73 KB, 下载次数: 34)

QQ截图20130511141147.png

97

主题

1291

帖子

5876

积分

EDA365版主(50)

Rank: 5

积分
5876
4#
发表于 2013-5-22 20:01 | 只看该作者
横着摆啊 第一次见

14

主题

44

帖子

1144

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1144
5#
发表于 2013-5-23 09:42 | 只看该作者
机壳的屏蔽效果如何?可能是机构漏出去的

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
6#
发表于 2013-6-1 11:56 | 只看该作者
BCM的CPU走DDR bus采用菊花链的话  要特别注意Vtt网络的走线宽度,ADDR bus的端接
/ p; N5 h  @# [* b3W rule% x' f  i  Z2 l6 P+ _* c. ^1 w+ C
还有 看截图  你这种布局真不像是菊花链结构  环路拉的太远了

3

主题

120

帖子

2282

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2282
7#
发表于 2013-6-16 19:27 | 只看该作者
楼主是不是没加屏蔽罩?加了屏蔽罩后刮开PCB上的铜皮接地试试

0

主题

22

帖子

62

积分

二级会员(20)

Rank: 2Rank: 2

积分
62
8#
发表于 2013-7-17 20:32 | 只看该作者
DDR还能这样摆啊!长见识了!clk有跳层么?参考地完整不?与其他net间距拉开了么?图上看不出来,没法具体分析!

3

主题

1040

帖子

4447

积分

五级会员(50)

Rank: 5

积分
4447
9#
发表于 2013-7-17 21:26 | 只看该作者
我也正在做这个板子,还没到做EMC这一步

0

主题

8

帖子

456

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
456
10#
发表于 2013-7-23 14:46 | 只看该作者
话说你这最好DDR正反贴两片,同时注意走线!

5

主题

141

帖子

602

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
602
11#
发表于 2013-7-25 09:00 | 只看该作者
滤波电容太少了,尽量靠近IC管脚滤波。目测,DDR区域没几个电容啊!5 K  K9 P; Q- Q% t* G( [8 n
另外一个猜测就是DDR高速区域拉的太大,考虑是否在容易干扰的区域电源和地都隔离一下,需要看整板电路是否有相互影响的。
+ W$ V: k0 \% w7 s6 x+ [EMC,我也没实验测试过,只是做过一些板子,个人建议哈。

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
12#
发表于 2013-7-30 09:35 | 只看该作者
时钟有没有做termination?感觉不到有VTT,的确太省电容了,应该每个电源口放一个
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 03:13 , Processed in 0.062649 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表