12.gif (294.88 KB, 下载次数: 5)
hcjyddup 发表于 2012-9-24 20:37 6 v8 ~/ ~' e0 s$ _5 i' u" y
你好,谢谢您的回答,之前的问题后来无意中发现时DSQ1匹配电阻有一个虚焊了,所以高8位一直随机的,解决 ...
hcjyddup 发表于 2012-9-27 15:34 2 E4 o! i+ n: c1 K, \
我在读写屏蔽了高8位,然后对整个DDR空间遍历,没个地址写的数据不一样,依次递增,读回来都是对的,所以应 ...
1.jpg (34.13 KB, 下载次数: 7)
2.jpg (22.44 KB, 下载次数: 4)
3.jpg (19.08 KB, 下载次数: 4)
honejing 发表于 2012-10-7 17:24 * y% M( d$ q, \5 C( p" D
1. ) 先就 1# 楼的图说明,若以这个数据线的测试波形而言,这应该是一个无效的数据,它的信号变化只呈现在 ...
hcjyddup 发表于 2012-10-7 20:08 $ A* e5 {8 z! l) g
1、看规格书我也觉得这个信号参数奇怪,但是对比了一个正常的板子,同样的信号,也是这样的测量结果
2、 ...
tuzhiquan 发表于 2012-10-8 17:00 5 P; b/ l4 c; Y
第一层是IC的话,第二层应当是地,第三层是信号,第四层最好别走DDR的线,如果走不下也只能走地址线,不能走 ...
tuzhiquan 发表于 2012-10-9 12:12
5和6层会不会有于扰,第二层搞成地会不会好些?
这个层叠结构怎么样?TOP GND S3 GND S5 GND S7 POWER OR ...
hcjyddup 发表于 2012-11-27 17:13 5 J, x5 D$ L( U) r0 {6 P
嗯,叠层规划确实不好,但是信号频率不是很高DDR2是243MHz的,所以还能正常工作。板子最终的问题是出现在 ...
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) | Powered by Discuz! X3.2 |