0 p5 ~! q; k9 \ W: ^! r- c 点击physicial(lines/vias) rule set的第二项set values,如图 将Pad/pad direct connect设为Not Allowed就可以了, Z3 ~' K. V$ F" ] |
参与人数 1 | 贡献 +2 | 收起 理由 |
---|---|---|
yangmingen | + 2 | 高手 六楼的问题也解决了! |
5楼的 点spacing rule set的第二项set values,将same net DRC设为on 就是这个 thank you! 问题解决了 |
我试过把过与这个焊盘相连的过孔放在焊盘上都不报错,WHY |
在规则里可以设置,我用的是15.5版本。看下图
点spacing rule set的第二项set values,然后将via to pin的值设大一点,同时将same net DRC设为on。这样就可以报错了,在CPU下面可以设区域规则,在区域规则里把via to pin设小一点,就不会报错了。$ e6 K {$ M; r1 Y- J |
参与人数 2 | 贡献 +4 | 收起 理由 |
---|---|---|
shirly229 | + 2 | |
yangmingen | + 2 | 点spacing rule set的第二项set values,将. |
应该就是默认的设置吧 |
基本设定? 是设定哪些 ? 为什么它跟其它的pin就会报错呢 像跟cpu的贴片就报 |
基本设定是否符合要求。然后再跑一下DRC看行不行 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-10-19 18:22 , Processed in 0.068098 second(s), 38 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050