是这样的,如果只是总线的连接,那做了bus tap value就可以了。/ d4 B$ v6 _4 t1 V5 ` 但是我现在总线中的其中一个信号线又要做其他的复用,而我之前用powerlogic机ORCAD的时候,给总线命名为EMI_A[26..0]的时候,每个网络的名字是EMI_A0/....,这样我要复用其中的任何一个网络的时候,都是直接命名网络为EMI_A0/...。 而在Design Entry HDL中,如果我起了总线名EMI_A[26..0],复用的网络我又命名为EMI_A0/...的时候,实际上是没有连接在一起的。 所以,就出了问题。 然后,我把EMI_A0改成了EMI_A<0>,保存的时候却提示错误!不知道什么问题,我就按照我以上较费力的方法改了下就OK了!但是我后来又把EMI_A<0>后保存,却又没有错误提示了!!!!!!! 刚开始用这个软件,不是很熟 |
这样也太费力了,到PCB中不会有问题。其实这个网络名都不用加的,你定义了总线的名称,做了bus tap value就可以了。 |
是我一个一个加上去的。 从导到PCB的网络连接关系看,这样好像也是没问题的。; ~6 `0 v, D" ^) u 不知道会有什么潜在的问题吗? |
你的网络名是你一个一个加上去的?? 还是用wire--bus name 加上去的?? |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-12-26 09:41 , Processed in 0.071210 second(s), 38 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050