|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 pjh02032121 于 2015-10-15 16:45 编辑 v3 m7 J# l6 J" y, v0 R$ Z
2 t) N$ Q& N1 b& E1 E摘要:IC封装的热特性对于IC应用的性能和可靠性来说是非常关键的。本文描述了标准封装的热特性:热阻(用“theta”或Θ表示),ΘJA、ΘJC、ΘCA,并提供了热计算、热参考等热管理技术的详细信息。
) w; \( L3 i! p' ?! h" l) \# U; D" a% X- [( q& h! T) [
引言为确保产品的高可靠性,在选择IC封装时应考虑其热管理指标。所有IC在有功耗时都会发热,为了保证器件的结温低于最大允许温度,经由封装进行的从IC到周围环境的有效散热十分重要。本文有助于设计人员和客户理解IC热管理的基本概念。在讨论封装的热传导能力时,会从热阻和各“theta”值代表的含义入手,定义热特性的重要参数。本文还提供了热计算公式和数据,以便能够得到正确的结(管芯)温度、管壳(封装)温度和电路板温度。
2 f( E; t I+ K( z9 k
# w8 B2 @6 s' ^3 I热阻的重要性半导体热管理技术涉及到热阻,热阻是描述物质热传导特性的一个重要指标。计算时,热阻用“Theta”表示,是由希腊语中“热”的拼写“thermos”衍生而来。热阻对我们来说特别重要。# c, B1 ^! F0 j
: v! f- |( C8 BIC封装的热阻是衡量封装将管芯产生的热量传导至电路板或周围环境的能力的一个标准。给出不同两点的温度,则从其中一点到另外一点的热流量大小完全由热阻决定。如果已知一个IC封装的热阻,则根据给出的功耗和参考温度即可算出IC的结温。
& V1 e1 k* G% B0 _) H# i/ ^+ \: a5 P( X2 C1 E
Maxim网站(制造商、布线、产品、QA/可靠性、采购信息)中给出了常用的IC热阻值。2 q' r2 ^8 w |
7 w: a W+ ^0 U4 d& w7 r定义以下章节给出了Theta (Θ)、Psi (Ψ)的定义,这些标准参数用来表示IC封装的热特性。+ s9 ~0 k% I% a5 c* n$ ?. p0 [4 x
$ N* `5 K' `& PΘJA是结到周围环境的热阻,单位是°C/W。周围环境通常被看作热“地”点。ΘJA取决于IC封装、电路板、空气流通、辐射和系统特性,通常辐射的影响可以忽略。ΘJA专指自然条件下(没有加通风措施)的数值。
s! y* R- c; a1 Z; z* q& f) S/ s7 ]$ V, l6 D" D
ΘJC是结到管壳的热阻,管壳可以看作是封装外表面的一个特定点。ΘJC取决于封装材料(引线框架、模塑材料、管芯粘接材料)和特定的封装设计(管芯厚度、裸焊盘、内部散热过孔、所用金属材料的热传导率)。
4 E% E7 S1 F/ ^$ l; b
4 |0 O9 ^# h$ {' X6 k8 }& w; z对带有引脚的封装来说,ΘJC在管壳上的参考点位于塑料外壳延伸出来的1管脚,在标准的塑料封装中,ΘJC的测量位置在1管脚处。对于带有裸焊盘的封装,ΘJC的测量位置在裸焊盘表面的中心点。ΘJC的测量是通过将封装直接放置于一个“无限吸热”的装置上进行的,该装置通常是一个液冷却的铜片,能够在无热阻的情况下吸收任意多少的热量。这种测量方法设定从管芯到封装表面的热传递全部由传导的方式进行。6 h, C; B5 m9 j4 f# Q
/ f, S1 Q9 F5 |, I- z9 w# z注意ΘJC表示的仅仅是散热通路到封装表面的电阻,因此ΘJC总是小于ΘJA。ΘJC表示是特定的、通过传导方式进行热传递的散热通路的热阻,而ΘJA则表示的是通过传导、对流、辐射等方式进行热传递的散热通路的热阻。) ^: g. Y5 k* P) m7 Z' H
. m! A. |( z6 w3 T/ D; B- g
ΘCA是指从管壳到周围环境的热阻。ΘCA包括从封装外表面到周围环境的所有散热通路的热阻。
1 Y2 `/ b# X& j7 O, h4 b2 D
q7 g! O( w* \& N! k0 z! |' A( P根据上面给出的定义,我们可以知道:
' Y% K9 a2 U- N/ K5 x) S5 [! \0 v- q; g, A) S% j& q
ΘJA = ΘJC + ΘCA0 _- r/ E8 d( {9 S; z4 `# H6 Z9 n
+ x) U U4 S& V5 M8 ]
ΘJB是指从结到电路板的热阻,它对结到电路板的热通路进行了量化。通常ΘJB的测量位置在电路板上靠近封装的1管脚处(与封装边沿的距离小于1mm)。ΘJB包括来自两个方面的热阻:从IC的结到封装底部参考点的热阻,以及贯穿封装底部的电路板的热阻。
' G( e% H4 D7 |9 @# w
7 s( @3 Y. u @- `% B& K, ~, I测量ΘJB时,首先阻断封装表面的热对流,并且在电路板距封装位置较远的一侧安装一个散热片。如下图1所示:
! C$ o" i/ [* ?( L" J( \! N, Y
% e$ G& L. s4 R1 M, t5 N) R
$ k z% b0 k* V( x$ j9 y- ^' \0 tFigure 1. Illustration of the process for measuring ΘJB. 6 w' H* \4 r4 v. y7 p* m9 L
) T% K1 N0 s+ t$ K* h& SΨJB是结到电路板的热特性参数,单位是°C/W。文章JESD51-12–Guidelines for Reporting and Using Package Thermal Information,明确指出热特性参数与热阻是不同的。与热阻ΘJB测量中的直接单通路不同,ΨJB测量的元件功率通量是基于多条热通路的。由于这些ΨJB的热通路中包括封装顶部的热对流,因此更加便于用户的应用。关于ΨJB参数的更多详细说明请参考JEDEC标准的JESD51-8和JESD51-12部分。$ e8 B1 L3 a. a/ Z9 B4 C
. P5 e2 a- ?- I1 | y; [1 s
设计者可以通过热量建模或直接测量的方式确定ΘJB和ΨJB的值。对上述任意一种方式,参见下面的步骤:- 将功耗控制在适合ΘJB或ΨJB的范围内。
- 测定管芯温度,通常用一个芯片上的二极管来实现。
- 测定在距封装边缘小于1mm处的PCB温度。
- 测定功耗。
" |" u$ R" o2 Y0 K ΨJT是衡量结温和封装顶部温度之间的温度变化的特征参数。当封装顶部温度和功耗已知时,ΨJT有助于估算结温。
6 ~9 U0 W; h: G$ k3 m1 K5 ?) N% X: L: u1 ^ r4 r; L
热计算结温TJ = TA + (ΘJA × P)
% [: ~3 W! N! u8 Z* m8 s
" r2 q& x- q' B其中:
k' I/ f! y& X) E/ H8 H. A0 DTJ | = 结温 | TA | = 周围环境温度 | P | = 功耗,单位为W |
4 w$ D+ u% T% LTJ也可用ΨJB或ΨJT的值来计算,如:4 h3 a$ f5 C( I# z" v
; s" b5 [( V& S5 K3 @. `TJ = TB + (ΨJB × P)/ Z6 h( h, n" @5 O- q: p: Z
, Z& |8 @' R$ y3 B+ J/ h其中:
W: G. L- h( o5 a, y% ?- KTB = 距离封装小于1mm处的电路板温度% p7 r; d* h4 {& c6 l: y3 A9 ^" B
U$ F$ }; y% A% k
TJ = TT + (ΨJT × P)
: `+ e& Q) A) k# F7 N3 j/ U! t
" I5 m& @# G; z d9 ~3 V. F% G$ \其中:
) n/ z4 B, R( P& L( pTT = 在封装顶部的中心处测得的温度。" n1 m& E/ l7 U% |6 v
6 F, e1 U+ e6 Z8 s. ?0 X8 c
注意:产品数据资料给出了每个器件所允许的最大结温。
( ~2 m" l: |& W. Z) ?, V0 j( N- c
最大允许功耗Pmax = (TJ-max - TA) / ΘJA0 f1 M& a( O! B0 _* S
5 ~, S4 V: |+ M5 x2 X, l
Maxim产品中列出的最大允许功率是在环境温度为+70°C和最大允许结温为+150°C的条件下给出的。
1 F6 |+ } \$ g, s& q# E8 ~7 h( x+ G: e: v" R3 o& A# c
降额系数该系数描述了在环境温度高于+70°C时,每升高1°C所应降低的功耗值,单位为mW/°C。0 T; n% `/ @ R; K' `
, i+ F v( I$ Q
降额系数 = P / (TJ - TA)
, {( }8 P8 `3 w
F: C6 q! C& Y9 Z其中:
" J/ ^: l+ Q+ ^: j1 a7 H6 ]TA的典型值为+70°C (商用)。3 k2 ?- f9 V7 ]' L
' I9 e u% n9 `3 Z3 ?2 k7 f0 _
TJ是最大允许结温,典型值为+150°C。7 K6 c: \8 N3 s& O0 S) N
4 N4 T% K7 p# Q6 T为了得到在环境温度超过+70°C时(例如,对于扩展温度范围的+85°C)的最大允许功率,可通过下面公式进行计算:3 A# A/ ]+ q) q& [1 G
% ^: i/ F5 J+ Q' F
Pmax85C = Pmax70C - (降额系数 × (85 - 70))( p' y- |! { S9 } M) ]
$ c+ F0 d" f+ ?
热特性及测试条件IC封装的热特性必须采用符合JEDEC标准的方法和设备进行测量。在不同的特定应用电路板上的热特性具有不同的结果。据了解JEDEC中定义的结构配置不是实际应用中的典型系统反映,而是为了保持一致性,应用了标准化的热分析和热测量方法。这有助于对比不同封装变化的热性能指标。
! a* h3 P5 e& p" c' d6 d5 n$ h8 I
JEDEC规范可在这里得到:JEDEC。注意JEDEC标准涵盖了不同的热应用场合。
0 ?5 g Q7 w3 B+ L6 \, p. I+ b" O- a" X# d2 c% _ ?
JEDEC规范名称JESD51: Methodology for the Thermal Measurement of Component Packages (Single Semiconductor Device)
4 B: m8 x: L0 J* M t# cJESD51-1: Integrated Circuit Thermal Measurement Method—Electrical Test Method (Single Semiconductor Device)7 d1 T |$ s, v, ~5 k( x
JESD51-2: Integrated Circuit Thermal Test Method Environmental Conditions—Natural Convection (Still Air)
2 u9 g( w: p1 n7 a }( E" mJESD51-3: Low Effective Thermal Conductivity Test Board for Leaded Surface Mount Packages5 b! j0 m+ k; g2 }
JESD51-4: Thermal Test Chip Guideline (Wire Bond Type Chip)
; b# l2 O( [! t6 {1 L5 V7 GJESD51-5: Extension of Thermal Test Board Standards for Packages with Direct Thermal Attachment Mechanisms
2 g) z5 k6 Q7 x3 ?2 VJESD51-6: Integrated Circuit Thermal Test Method Environmental Conditions—Forced Convection (Moving Air)
3 j' V) ~, G" L `6 AJESD51-7: High Effective Thermal Conductivity Test Board for Leaded Surface Mount Packages
% N1 w; n! V) N6 p, v5 O2 [3 HJESD51-8: Integrated Circuit Thermal Test Method Environmental Conditions—Junction-to-Board
7 k9 W* W$ ]9 c1 w! Z. a9 mJESD51-9: Test Boards for Area Array Surface Mount Package Thermal Measurements; A7 I8 ]8 q3 o! t& K$ j
JESD51-10: Test Boards for Through-Hole Perimeter Leaded Package Thermal Measurements.
2 u. K; \( G+ H1 fJEDEC51-12: Guidelines for Reporting and Using Electronic Package Thermal Information.% V9 z% U6 h D0 v- ^( H
; s; c# t" I' U
JEDEC多层热测试电路板规范JESD51-7摘要High Effective Thermal Conductivity Test Board for Leaded Surface Mount Packages
, Y. N$ J* r/ ~: `( S' q( H
. \. a% B* k. s8 ^. K, L5 M+ X/ vJESD51-7规范中描述的热测试电路板非常适合Maxim IC的应用。& G7 v2 u( Y2 B5 q6 V7 V
, F* C0 ~! I. a1 w! E
材质:FR-44 }# J9 n, E. s* G5 ?1 \
板层:两个信号层(顶层和底层)和两个中间层。
. y' h( b( ~* n+ V s成品板厚:1.60 ±16mm4 D+ X2 B- V- a6 h9 ~
金属厚度:- 顶层和底层:2盎司铜(成品厚度0.070mm)
- 两个中间层:1盎司铜(成品厚度0.035mm)
' m6 J* h9 b2 J3 |. ~ 介质层厚度:0.25mm到0.50mm/ L# s; h; [( `( K6 A. E
板尺寸:76.20mm x 114.30mm ±0.25mm (对于某一边小于27mm的封装)。 6 K B6 k6 r6 O
2 p; H; k6 `/ o
元件层的布线测试设备放在电路板中心位置,并根据此进行布线。走线从封装本体向外延伸至少25mm。对于引脚间距为0.5mm或更大的封装,线宽应为0.25 ±10%,对引脚间距更小的封装来说,线宽应与引脚宽度相等。走线类型和走线端接规范在JESD51-7中有详细的说明。
6 M4 \' ~% u5 G( v3 Z2 G% q( z
# t% } u% J! \0 e4 N* }底层的布线器件层端接到通孔的布线可以通过走线或线缆(22 AWG或更小的铜线)连接到边缘连接器。JESD51-7规范中详细列出了不同线宽对应的电流限度。
7 d5 J/ X4 S' @& O
8 Q6 u: \- L, Y( F0 f% g除通孔隔离布线模式外,电源和地平面应当保持完整,且与边缘连接器的距离应当大于9.5mm。
8 b6 H$ u! e& ^8 k1 c9 K
& P$ j& \; C* K9 U- M m6 W, g! A带裸焊盘的封装对于带裸焊盘(EP)的封装(如QFN封装,DFN封装(双列扁平无外伸引脚),EP-TQFP封装),其热特性中非常重要的一点是裸焊盘焊点下方的散热过孔的设计。在典型的热特性电路板设计中,会有一个包含4个、9个或16个通孔的阵列,就近连接到地平面上。通孔数量超过25个以后,散热改进基本趋于平缓,不会再有显著的改善。理解电路板上的散热通孔与系统热特性之间的对应关系是十分重要的。关于带裸焊盘封装的电路板设计请参见JESD51-5。9 Z) U0 }* q8 k- x) ^
' \& }' W4 ~ ?
焊接覆盖率用户焊接电路板时,应当保证焊点的覆盖率达到50%或者更高,当焊点的空白面积接近50%或更多时,将会由于未连接到散热通孔而对热阻产生严重的影响。
1 L6 O* z( f$ @" [& E0 H$ N9 @+ ~
9 j& r0 S+ X5 F+ ?* F+ e" o$ h热建模采用FLOTHERM®和其它的热分析软件可以对封装和系统实现精确的热预测。适当的热模型与经验数据相结合,可以精确地反映实际应用的情况。
" Q" M+ N2 I* Y
0 e1 E3 M* B$ S8 V( _, E$ M电路设计工具,如PSPICE或Cadence® toolscan可用来建立简单的封装热模型。封装可以表示成电阻的形式,以电阻网络的方式连接到电路板上。确认封装模型符合经验数据后,该模型可用来预估封装结构的变化情况,包括:管芯尺寸、裸焊盘尺寸、带有保险丝的引脚、或连接到平面的地线数量。这些假设分析模型对于封装结构的定制能够给出相当精确的预估。
0 U, }* [- T# X5 j |
|