找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

0

主题

4

帖子

14

积分

二级会员(20)

Rank: 2Rank: 2

积分
14
661#
发表于 2011-11-14 19:50 | 只看该作者
你好,群主,我是刚用ORCAD画原理图,有个问题请教一下,我用ORCAD画完原理图后,导出表络表,在PADS LAYOUT中导入,导过来是没有任何出错报告,但是我发现有一些元件的一端没有连网络,我检查过原理图,连接是没有问题的,请问这是什么原因造成呢???

点评

原理图连接存在问题.PCB只是网表导进来后的体现.原理图和网表是怎么样的,导进来的PCB就是怎么样的.  发表于 2011-11-15 11:00

1

主题

6

帖子

-8989

积分

未知游客(0)

积分
-8989
662#
发表于 2011-11-14 21:47 | 只看该作者
请问楼主,PADS做的PCB资料,现在要求导入到CR5000软件中(给日本客户),要怎么样转?

点评

CR5000可导入pads的asc文件.  发表于 2011-11-15 11:00

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
663#
发表于 2011-11-15 19:19 | 只看该作者
jing 发表于 2011-11-9 15:12 9 P2 Z; R8 `( H. J& f6 W, V0 B( |
楼主好厉害啊0 O4 h* V5 r" t2 Z+ z1 l% m
3 j# x+ ]/ W" z: E* x# O$ y
我想请问下   pads5.0 中PCB的pdf产看文件 怎么导出来啊
+ \/ R, t: m3 s6 f! ?1 ^8 T
{:soso_e100:} 谢谢楼主。。。。

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
664#
发表于 2011-11-15 19:28 | 只看该作者
群主   帮我加下群啊    214676624   谢谢啦{:soso_e181:}

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
665#
发表于 2011-11-15 19:40 | 只看该作者
大家好    我想请教下  pads layout 中如何用铜箔  写字呢   {:soso_e132:}    我修改别人的一块板子  pcb版本  日期 等等都是铜箔 ,我自己用copper写的时候   写的可难看了

点评

你想写什么字?可以放置text在top层.出光绘时记得选上.  发表于 2011-11-16 17:51

1

主题

6

帖子

-8983

积分

未知游客(0)

积分
-8983
666#
发表于 2011-11-16 00:48 | 只看该作者
请问楼主:& ]3 s+ Y. ]& B$ l2 |/ H- V
ECO TO PCB时提示错误:Dangling Connections without a Net Name
7 f3 D9 E$ D2 H1 A
, W9 \' U: ?2 E; a) w: Y: M_WR
% v, [* [% \# Q$ c4 rCPU          X2500  Y4600 + V4 y- ]* h3 B9 Y
- W% A! O1 R8 [/ d/ t% I: R; }
Dangling Connections with a Net Name
4 Y! ?3 v: A% T- `2 P' M  G$ R! l3 h$ P0 F. B
_CS_RAM- M, J5 x- G7 E0 [: V, }- D; r) D
CPU          X6000  Y2200
. y/ ^# X* G+ {, J9 g/ |CPU          X9000  Y3100 , j5 [' x. F* `) p0 }7 i
CPU          X9400  Y5300
8 i3 z2 v. ]8 f: P
/ D3 f9 R, N* A" U是不是这两种错误不会影响网络连接?即对PCB不会有影响?

点评

不会影响.可以改一下网络名,以防万一  发表于 2011-11-16 17:51

3

主题

177

帖子

273

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
273
667#
发表于 2011-11-16 17:59 | 只看该作者
loveineda 发表于 2008-10-10 13:18 5 Q6 i: j. G/ ]5 {# Y% x; T( J/ {
初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!
3 K  Q: n% z, W+ i% T$ j可能是我的走线比FPGA的管脚要粗 ...
0 ?& h, j. J# d% [! j3 }
走线是粗了!导致安全间距不符合!所以开DRP是连不上的!关掉可以!但是最好改细点!如果是滤波的,你可以从IC引进出来细点,然后加粗!
' Q6 Y$ S. Z7 r( \, k
. H# X8 n) Z; ~1 e) ]

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
668#
发表于 2011-11-16 20:37 | 只看该作者
本帖最后由 jimmy 于 2011-11-17 10:19 编辑
+ E3 U6 D- m" [9 [, T2 a! f% i* m2 a4 M
一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,
' t1 _3 F- A* Z: |( r) J3 y. Q这方面是否有详细的理论解释?  _- [% }3 G* Q/ {
如果需要包地,应注意那些事情,比如地线线宽是否有要求等
* ]! u# ]2 A# }, X0 K
0 B8 n9 [6 b* L. _/ ejimmy回复:: ^3 e1 n6 {8 O/ [
. Q: S, L5 ]+ S+ z# ^* f4 [( S( C
1,时钟线,高速信号线,差分线,模拟线有空间的情况下需要包地.
/ O( s4 W" c$ ?5 i
, e4 O, _, |1 @* ?8 i5 D2,有时序要求的线都要等长,如存储器的数据线,地址线,还有其他的并行总线.1 l0 m" [( F# n' {* r5 g& k" s

- v$ g/ T3 b" G
+ m( U! @- q: w- @/ g0 [* b3 r( E( R0 ?+ Q. N
另外,你指的数据线要求四线带1地是什么意思?
, w3 c4 J- u' [7 k! c
+ @- }+ v0 x! I1 X0 K3,如果需要包地,包地线的线宽最好在注意包地线离被包线的间距最好做到20mil或3w以上,然后包地线上要按一定的间距(100~200mil)打地过孔,以达到立体包地的效果.如果没有办法做到立体包地,还不如不包.只需要将线与线之间的间距拉开至少3w就可以.; p5 g1 K8 w. h& A& ]8 r

  b6 H: C- V, l. v) j & p( G9 P5 p& m, Z% w, m* m

6

主题

22

帖子

-8967

积分

未知游客(0)

积分
-8967
669#
发表于 2011-11-16 20:57 | 只看该作者
我做了一个封装,网络表显示有连接,但是一导入pads后,发现电源脚没有任何线连接上去,这个是怎么回事情?难道封装的原因?

点评

无图无真相.  发表于 2011-11-17 10:22

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
670#
发表于 2011-11-17 09:22 | 只看该作者
jing 发表于 2011-11-15 19:40
( _5 P! S! |* p  p% ]大家好    我想请教下  pads layout 中如何用铜箔  写字呢       我修改别人的一块板子  pcb版 ...

! H/ l1 K  ~  ^, C[attach]46133    不知道这个附件你能看到不    就是铺垌上的字的笔画部分是镂空的   
" h: N3 n' k: s0 s! d5 X" D
7 }% L9 H' X7 J6 ]- ?) A; M8 f5 J
& X& t! W5 b& J/ E/ V
顺便再问下   在布局中   创建族  有多大的意义呢        辛苦你了    谢谢啊               {:soso_e160:}

铜箔字.doc

46.5 KB, 下载次数: 37, 下载积分: 威望 -5

点评

打开后显示乱码/  发表于 2011-11-17 10:22

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
671#
发表于 2011-11-17 13:35 | 只看该作者
jing 发表于 2011-11-17 09:22 1 L/ Y6 Q& \: C3 A  l
[attach]46133    不知道这个附件你能看到不    就是铺垌上的字的笔画部分是镂空的   

  k$ ~0 u- ?1 q我是新手学画PCB呢    今天在书上看到簇   练了一上午   没觉得多大的用处   你能指导我一下学习的方向吗? {:soso_e100:}   

点评

簇没什么实际的用处.书上的只是详细给你介绍一下菜单的使用,无任何实际的指导价值.多向身边的PCB设计师交流和沟通.  发表于 2011-11-21 11:10

4

主题

34

帖子

-8942

积分

未知游客(0)

积分
-8942
672#
发表于 2011-11-17 19:03 | 只看该作者
求助楼主:router中set width如何自动出现上次设定值?1 f( P% Z- i% c0 W0 S
打开pads router,拉线,键入W,出现线宽设置小窗口,在"set width"后面输入线宽值,比如“5”,回车,则当前的线宽被设置成“5”。
1 p5 i; C0 t- F7 T" p0 r- D 再次键入W,则"set width"后面自动出现上次输入的值“5”,不必手动再输入一次,直接回车即可,省了不少麻烦。
( H& M$ A+ i7 o( L" N 悲剧的是,有时候键入W,它不出现最近输入的线宽值,而是一片空白,像软件刚打开时一样。
' m4 ~% z7 p5 O/ v, i- R 更悲剧的是,我在另一电脑上,新装pads9.3,从来就不出现最近输入的线宽值。老版本在这个电脑上现象相同。8 F8 _$ E" Q& ?2 e& B! X
请问这个现象如何解决?1 `2 f4 t# A" u$ `, A  K
多谢!

点评

没用过此功能.  发表于 2011-11-21 11:13

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
673#
发表于 2011-11-17 21:09 | 只看该作者
gui_qu 发表于 2011-11-16 20:37
9 _& V" A9 C5 H* _# `8 {一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,
% B8 f4 @, Q8 {9 k这方面是否有详细的理论解释?
: J& q# w$ ?) i如果需 ...

$ j* @( a8 D! r+ j2 I$ k非常谢谢jimmy回复,
$ d8 `/ T( {+ Z, W: G" N3 H. l3 }4 y- V" R/ t9 b& _  E

% W/ d" B" v; T0 @$ C2 X6 v' B. a3 M% j" h) a; B5 ^, n
另还有些疑问.请教.
' _2 l% X  n/ U! q$ Z' Z5 [1.包地原因,主要针对易受干拢的信号 ,还是针对易产生干拢的信号?或都是两种信号都要进入包地?/ }# K) J$ U; ^# h
2.等长知道是时序要求才做的,但对那些线有时序要求,有时分不清,
5 ?* z' R4 Z& b: U# V* W( y* y 如DDR的数据线与控制线是否要求等长?
$ {; E0 k& v( ?6 s. g) T! f3 l地址线与数据线是否要求等长?( f7 l% X+ _+ |' B
或者是只要求成组的数据线等长?8 x" ]- s, I% i& V
又或者只要求数据结的高8位等长,再低8位等长,高位与低位不等长?,
9 G- K; q  I6 N$ d1 L- m$ Z# ~3 D3 U% G
另还有一重要问题,9 {+ o7 m. _, `  j
通俗的说多少M频率的数据信号有时序要求,如是400M,800,还是1G.?
, [1 C8 a5 b3 t& O* x8 Z; Q6 \" B! ~1 }: E! ?! q8 Z
一个实际的问题,如DDR数据线,最长的那根线有800MILS,但大多数线在400以内可以走通,' \: o+ v9 G5 m! {& D
如果频率是800M,这个时候,走等长好还是不走等长好?$ n# `; M; A. v" {

8 `3 \- [; y; M5 O# X6 f另对于双DDR,或多DDR,如何等长?
4 i& i! d/ X1 f0 R% T" ^3 ~! S2 `, [9 R$ j! [; E5 `, k
3.以前经常有听到较多数据线时,如16根时,
7 I+ X5 ?, d. ]$ m. U, J( F走4根线时要走一根地线,不要16根同时走,不知道是否正确,不知道具体是如何要求的?  i! n* ~' U& W
( s4 x1 B. W) f1 Y$ y) s, V  R

$ z0 b0 W5 G8 Y' d0 T0 ?9 E+ Y* Y- D& D5 r
' j( g+ r3 v' h* i

点评

1,有空间就包吧. 2,分不清有空间的话就全部作等长. 3,双DDR或多DDR,走星形或菊花链拓扑进行等长. 4,可以16根一起走.不能一起走的话,可能这16根里面有发送和接收,所以要将发送和接收分开. 如果有具体的原理图才行  发表于 2011-11-21 11:15
貌似这些都是原理的问题,不是pads技术的问题了  发表于 2011-11-18 11:22

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
674#
发表于 2011-11-17 21:11 | 只看该作者
gui_qu 发表于 2011-11-17 21:09
& y# [6 I4 {0 C* ?* Z% _非常谢谢jimmy回复,

9 C8 N  B3 X3 Y再次麻烦,有些不好意思,/ Z" l: u5 C  f/ ~0 p3 M( H6 H
但还是...........................
( w/ y) R/ H0 O8 E% z非常感谢.

3

主题

137

帖子

1779

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1779
675#
发表于 2011-11-17 23:14 | 只看该作者
Jimmy 大哥:
% _7 d# M) F4 b& V3 k     你好,上次有看过你写的一篇关于《PADS Router 如何设置快捷打孔》的文章,
: U) q, k- {6 q0 R  R$ A我也照着你的MCR文件 改成2层板的,在Router里是可以实现双击鼠键打孔,8 S+ l, |' G' `/ `
不过,现在碰到一个问题,想请教下你:
( F/ j0 @4 X- n    我按数字键1,孔类型改为“Current Via Type is set to Via1”  ,打的孔也是Via1的孔;
7 w+ c4 m" l8 Z我再按数字键2,孔类型改为“Current Via Type is set to Via2” ,打的孔却是Via1的属性的孔
& ^7 ^+ K6 H1 M' q# _) T' O1 t不是我要求的,除非改下面的地方才能打Via2的孔 “Design Properties\Via Biasing”只保留Via2的勾 才行(开始下面这里全是勾上的)。
* e$ u% m' K5 f2 [         
  d) j7 |, ], m0 L/ J: U; D
( f; Z, x2 \; L3 W# k呵呵 说得有点哆嗦了,麻烦解答下,谢谢了!{:soso_e100:} (附上MCR文件) / w. f% F) X. }4 ]  P# _

2层板实现快速打孔的问题.rar

58.69 KB, 下载次数: 20, 下载积分: 威望 -5

点评

同时双面板不需要设置为埋盲孔.  发表于 2011-11-21 11:16
你设置了钻孔层对了吗?  发表于 2011-11-21 11:12
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 06:56 , Processed in 0.081795 second(s), 49 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表