|
本帖最后由 jimmy 于 2010-1-7 16:59 编辑
" P( j8 i9 i$ d2 H/ R' b- W& Z% m
/ p1 w# D1 J& b4 _6 s. u看了,谢谢楼主,但是楼主只说明的定义.没有说明清楚具体的区别. 如果过孔不设置Stitching 属性,难到就不能在缝合区添加普通过孔.没有stitching 属性的via .就不能阻止电源向外辐射.
( D) w5 @0 D- R; O" {第二点.选择net 之后要再右键ADD via ,过孔才会粘附在光标上..0 s0 J5 r! f5 O0 H- x+ {
另外过这种方式添加的GND via, 在跑Verify design 的connectivity 时经常会有错识提示.表示该VIA 没有连上GND. 这是为何?. n" F3 w" d; `8 t
0 z$ j* ]$ m) g& o& _& T* C
6 a: A9 d) A$ \( k! }
4 Z4 z! o) l( S7 [jimmy:/ @ ?1 x8 f: ~% k4 l
* v/ H9 D/ n! l/ x' [) b1,只是简单举个例子,只要是有stitching属性的过孔都属于此类。只是我经常用此方法来处理电源层,所以以此为例而已。6 e! c5 t! w; V9 O3 Z9 {. P; _
( h5 [4 U4 J# @/ R2,一直没遇到这种情况。可能跟良好的设计习惯有关系吧。 |
|