找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起评审PCB ★★★

    [复制链接]

2

主题

80

帖子

958

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
958
286#
发表于 2014-10-30 13:50 | 只看该作者
哪位是这方面的高手啊,指点一下

14

主题

62

帖子

142

积分

二级会员(20)

Rank: 2Rank: 2

积分
142
287#
发表于 2014-11-9 23:42 | 只看该作者
lwf19861111 发表于 2012-7-12 16:007 q/ ]: i: X! l& Q) K; V
各位高手大家好,有空的话帮忙看看附件中的蛇形走线吧,就是单片的ddr。(其他部分不是本人画的,就那片ddr ...
2 c( |0 h5 C* b4 m
这个板应该单面贴片装配元件应该可以的,浪费空间了,这样成本高
, _- V% A9 F% ~5 f; n% c5 l1 Y4 w

14

主题

62

帖子

142

积分

二级会员(20)

Rank: 2Rank: 2

积分
142
288#
发表于 2014-11-11 22:34 | 只看该作者
fengxue 发表于 2014-10-30 10:41, x4 A! g7 O) K- h0 x6 b# P# U
HI,JIMMY
! F0 Y+ S# c  o9 q    这是我第一次画的六层板,以前都是两层板的飘过。请大师有时间指点指点
( R5 H! n6 K3 u- Z# T+ Q' B
插座的线是不是太小了,这样生产的时候维修更换可能会很容易造成报废, P* V) y. ^/ M# |

3

主题

30

帖子

501

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
501
289#
发表于 2014-11-17 11:32 | 只看该作者
请大师帮忙评价一下!

PH-150.zip

284.96 KB, 阅读权限: 9, 下载次数: 12, 下载积分: 威望 -5

45

主题

248

帖子

3074

积分

五级会员(50)

Rank: 5

积分
3074
290#
发表于 2014-11-17 17:00 | 只看该作者
这是一块2层板,由于机械结构的原因,D1只能放在电路板BOTTOM的指定位置,我已经锁定了D1的位置。而其余器件必须全部放在电路板的TOP。请帮忙看看是否有一些问题呢?谢谢!4 Z. P& e: h+ n! X4 s; `

PD.rar

53.18 KB, 下载次数: 13, 下载积分: 威望 -5

1

主题

2

帖子

107

积分

二级会员(20)

Rank: 2Rank: 2

积分
107
291#
发表于 2014-11-21 16:38 | 只看该作者
第一次画多层板,这是看完比思电子视频后,用他的原理图画的八层板,不知道能不能用,请拍砖,谢谢

MP_Demo练习.rar

765.87 KB, 下载次数: 15, 下载积分: 威望 -5

PCB练习

14

主题

62

帖子

142

积分

二级会员(20)

Rank: 2Rank: 2

积分
142
292#
发表于 2015-4-12 23:38 来自手机 | 只看该作者
YUANHUI217 发表于 2012-8-22 08:406 X  v/ \( u; \' J, C3 @
请楼主有空帮我看看这块板,主要是DDR3走线部分现在的频率只能跑到360M正常来说是要跑到480M的,等长、平面 ...

, t) a; W/ X5 W+ I6 m) E* a6 ^大师,能给我普及一下这个DDR频率是怎么测出来的吗?

14

主题

62

帖子

142

积分

二级会员(20)

Rank: 2Rank: 2

积分
142
293#
发表于 2015-4-16 21:41 | 只看该作者
本帖最后由 bin159bin 于 2015-4-16 21:43 编辑 ' W  a( z- u) F
. G' `3 w- p% R  J- H' Z6 U/ @
jimmy大师来看看这个板  CPU和DDR部分    给评价一下    CPU-DDR.rar (305.67 KB, 下载次数: 17)
# ^) W7 t) @% P* N) x. D: B& a; n' C5 B  s

点评

板子画的挺好看嘛。我是小白个人感觉应该没啥问题。我不是很明白 为何DDR 都是走TOP 跟BOT层。如果要打过孔的话走POWER 层 参考BOT 行不行。  详情 回复 发表于 2016-4-6 15:08

294

主题

1835

帖子

6550

积分

五级会员(50)

Rank: 5

积分
6550
294#
发表于 2015-8-7 10:22 | 只看该作者
这帖子不能沉啊
听党指挥,能打胜仗,作风优良

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
295#
 楼主| 发表于 2016-1-4 10:17 | 只看该作者
5 a" M4 ~5 s0 I. B

点评

难怪看着那么眼熟,原来是我11年画的板  详情 回复 发表于 2016-4-15 18:00
感谢jimmy大神的费心点评,学到很多东西。 关于时钟我目前有点疑问,现在我做的晶体在布线上是要向内挖空三层铜箔的。理由是避免晶体骚扰,但是会造成出晶体的一段线没有参考地。不知道jimmy大神对此这个措施有何  详情 回复 发表于 2016-1-4 21:14
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

0

主题

49

帖子

1162

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1162
296#
发表于 2016-1-4 21:14 | 只看该作者

, M9 C5 c' U. A. d) a, m  h感谢jimmy大神的费心点评,学到很多东西。
6 j) P5 v9 t: i) e( a  G! o8 R  [
关于时钟我目前有点疑问,现在我做的晶体在布线上是要向内挖空三层铜箔的。理由是避免晶体骚扰,但是会造成出晶体的一段线没有参考地。不知道jimmy大神对此这个措施有何评价。
$ X% r1 L, a% P4 V

点评

你的是什么产品? 目前除射频类产品会根据需要向内多挖几层,其他产品都是只挖一层就可以的。  详情 回复 发表于 2016-1-12 16:16

2

主题

60

帖子

133

积分

二级会员(20)

Rank: 2Rank: 2

积分
133
297#
发表于 2016-1-5 23:16 | 只看该作者
一层就够了吧,三层有点太夸张了。
, C5 j8 l9 V' h( W$ ?

晶体电路.jpg (81.11 KB, 下载次数: 1)

晶体电路.jpg

160

主题

313

帖子

3313

积分

五级会员(50)

Rank: 5

积分
3313
298#
发表于 2016-1-7 15:12 | 只看该作者
收获很多,感谢大侠们!!!

1

主题

97

帖子

433

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
433
299#
发表于 2016-1-8 19:05 | 只看该作者
顶顶顶

14

主题

124

帖子

863

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
863
300#
发表于 2016-1-11 14:19 | 只看该作者
顶,大家继续啊,很赞的帖子,可惜我们不用PADS
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-22 03:20 , Processed in 0.068569 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表