找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
12
返回列表 发新帖
楼主: 大胡子
打印 上一主题 下一主题

FPGA控制DDR2,引脚处理,很棘手的问题

[复制链接]

9

主题

1024

帖子

5282

积分

五级会员(50)

Rank: 5

积分
5282
16#
发表于 2013-1-12 20:07 | 只看该作者
因为如果去做板子 不审核一下不行的  抓生产这一环节的只是管生产 其他的不管的 你出毛病 那还不得成众失之的

49

主题

324

帖子

1303

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1303
17#
发表于 2013-1-17 17:16 | 只看该作者
小弟有点疑问:FPGA确实有DQ,DQS,DQM信号信号线,但是FPGA引脚具有可配置性,这些引脚和一般IO有什么区别么?

0

主题

128

帖子

2493

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2493
18#
发表于 2013-1-18 09:18 | 只看该作者
受到昨天一个客户的启示,想着如果还没有量产仅是打样调试、原来板子又比较贵的话,是不是可以考虑做两个转接板,就两层,一个是FPGA的,一个是DDR2的,然后把这3个信号分别引出来(引到可以飞线的区域而不是器件底下),再通过过孔焊盘飞线搭起来?
$ y4 M# E* J( }( f; z% o9 W纯属个人意见,仅供参考,一切后果自负~~~

8

主题

53

帖子

714

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
714
19#
 楼主| 发表于 2013-1-18 17:42 | 只看该作者
想法确实不错,就是实施起来麻烦。3 M& }+ \4 o& x% K

14

主题

264

帖子

373

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
373
20#
发表于 2013-5-20 21:24 | 只看该作者
楼上的好像愤怒了,呵呵。遇到这种事确实很恶心人。。。死的心都有。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 23:34 , Processed in 0.054247 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表