找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
12
返回列表 发新帖
楼主: 荒村战士
打印 上一主题 下一主题

[仿真讨论] 156.25M时钟信号回沟问题

[复制链接]

6

主题

25

帖子

105

积分

二级会员(20)

Rank: 2Rank: 2

积分
105
16#
发表于 2016-11-22 17:53 | 只看该作者
这信号回勾应该主要是反射引起的
& {6 w6 S. W; G- \- E( U1.电容离晶振太远,从晶振到芯片之间的传输路径容性负载不连续,导致末端芯片和电容之间发生多次反射,产生台阶和回勾。- h. `) [, q. i- m1 v- f
2.过孔换层导致传输路径阻抗突变。9 [3 U% v+ z# z0 p9 i* j
3.另外,那两个电阻用了多少Ω的?

0

主题

40

帖子

91

积分

二级会员(20)

Rank: 2Rank: 2

积分
91
17#
发表于 2016-11-23 21:49 | 只看该作者
# s# g) g- H7 l) ~1 e
涨见识了,不错

0

主题

3

帖子

0

积分

初级新手(9)

Rank: 1

积分
0
18#
发表于 2016-11-25 20:01 | 只看该作者
这个我觉得应该是测试位置不合理导致的。走线本来就不长,测试点选择在了中间,导致会有回沟。如果接收芯片管脚到DIE的走线不长的话在芯片下面测试应该会没有回沟。

12

主题

432

帖子

1360

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1360
19#
发表于 2017-4-26 16:30 | 只看该作者
多拓扑结构很容易产生

31

主题

168

帖子

734

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
734
20#
发表于 2017-5-6 13:13 | 只看该作者
1.楼主这是差分线吧,156M的时钟算是高速信号,除了上面说的几种情况,还需要注意的是过孔换层,意味着你的参考层也换了,所以这时候应该在过孔的地方增加接地孔,从而使参考层连贯。
, N3 R7 P' I* L* d/ y" }- e: P2.另外这种差分线过孔之后还交叉走线,这种走法不好吧/ g9 B" _; `4 {/ ^0 V4 g0 m
3、以上都是可能的原因分析,最终都需要靠仿真来确认,以验证你的分析是否正确

0

主题

383

帖子

510

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
510
21#
发表于 2017-5-15 21:12 | 只看该作者
回溝在參考點時容易造成信號誤判
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-25 17:36 , Processed in 0.055990 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表