|
问题一:版主在讲buffer delay时,图中的C点输出的是CLK还是Data?" m8 q: w2 q$ L( @3 z, o9 b
如果是Data,Data在Clk的参照下输出,所以有Logic delay。
0 `* A2 A0 m a3 E 如果是clk,则C点输出的clk是由A点输入的clk处理得到的。
* C5 d+ Y( x/ j5 x2 m% `$ i# T/ c 这样理解对吗?
7 p1 @" H4 Z1 G, M$ x' { A点输入的CLK是驱动信号吗?(晶振产生的clk或别的IC提供的clk)* M6 e& ^4 `" E4 {/ U. m* c2 \, e
我们在用SQ仿真时,仿真图上只有buffer delay 没有Logic delay ,是这样吗?
' z! F, I/ o/ G" t9 O3 T8 S5 K0 Q 那logic delay 对我们没什么作用,是吧!
( f# ^% ]5 ?! D/ S问题二:版主说实际系统系统的load情形是不同于test load的。那么就要考虑到如何修正Tco的问题。" ~: L3 g* @& B/ l
3 h, W) K. z& ~3 ]( ^, v) i, [1 ~ W
我们将IBIS模型中的输出参数更改为实际的负载参数,就可以了吧?! V. a1 l# `3 A9 a+ ^& D( N
问题三:版主在37楼的图片中,buffer delay waveform 对应下图中的A点波行吗?driver waveform对应c点波形吗?! t6 k+ Z2 x* J5 h6 L
7 E+ ~: P8 m; M; B5 C; ]
谢谢版主回答!!!! 不胜感激,嘿嘿!!! |
评分
-
查看全部评分
|