找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2027|回复: 17
打印 上一主题 下一主题

使用Cadence layout布局布线常见问题详解

  [复制链接]

20

主题

171

帖子

1331

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1331
跳转到指定楼层
1#
发表于 2014-5-21 17:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
. h" K: U' y  a; U- K
1. 怎样建立自己的元件库?
3 Y3 D" u, ^# |1 F  M, b    建立了一个新的project后,画原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer. 首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义: Define mylib d:\board\mylib(目录所在路径). 这样就建立了自己的库。在Concept_HDL的component->add,点击search stack,可以加入该库。" s% j" G2 C' Z( `* k( D. W

. C7 f2 `3 F" u' E2. 保存时Save view和Save all view 以及选择Change directory 和不选择的区别?
& z( V. K, }) w1 B0 v8 o) _' k1 c   建立好一个元件库时,首先要先保存,保存尽量选择 save view。在concept-HDL中,我们用鼠标左键直接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入part developer做一些修改后,如果选择save all view会回到原来的外形尺寸,而选save view
9 A' U( m" W0 Q* w5 V% M会保留改动后的外形。    ! B3 F0 _7 b" l/ p- S

$ I' K5 L7 k1 s7 p$ o. E3. 如何建part库,怎么改变symbol中pin脚的位置?
1 f2 F3 b8 _* T! z) k0 b    在project manager中tools/part developer可建立,选择库并定义part name,在symbol中add symbol,package中add package/addpin,依次输入pin:
5 _; G' n; |6 Ppackage中:
/ B" Y4 m& P/ P/ h4 y7 R
     a, Name : pin’s logical name不能重复7 J' X" I7 _% \/ A, q! H
     b, pin : pin的标号,原理图中backannotate后相应的标号
' v0 Q' p& V4 ^: ~9 x. L5 G     c, pin type: pin脚的类型(input,output等,暂可忽略)
2 u9 T, q  H7 u# w     d, active:pin的触发类型 high(高电平),low(低电平)( z) x3 T/ Q$ F
     e, nc:填入空脚的标号
# s& O) ]# o1 I; ~0 L$ x* e. Q, K     f, total:此类型的所有pin脚数
# q. C4 X: c! A* S0 ]  x     g, 以下暂略, W+ w" p4 N. ]/ ^1 J
  symbol中:. p/ @( B" }+ p  D
     a, logical name:对应package中的name: t6 b. X7 ?2 b- m; n1 P
     b, type:对应package中的type
5 n' |! c# L* f2 B0 a- r7 l     c, position:pin脚在器件中位置(left , right , top , bottom)% j3 [; k* g5 D7 H8 ]
     d, pintext:pin在器件中显示的name(对应package中的pin,但可重复,比如package中
5 W- h& @; ?6 z0 `4 k           的gnd1和gnd2都可设为gnd)) z3 h0 _# F5 Z* a
      e, active:对应package中的active
2 h& F! p1 \6 n; e, m0 T7 S- z           修改:用part developer打开要修改的器件,*选择edit/restrict changes(若不选择,则器件被保护,修改后存盘无效),            一般修改:
. K2 c3 F! d# h% T. B7 [    a, package中相应pin的标号和name
3 ?% H% o/ M- _  B  I    b, pin的active类型
5 ?/ t" H) {3 Z    c, symbol中各pin脚的顺序(pin脚的顺序在第一次存盘后再次打开会被改变,对于较多3 `' N: d5 V8 {$ n3 v) x
         pin脚的器件,如232pins,修改较繁琐,故尽力保证的一次的成功率。pin脚在器件中的排列顺序是根据symbol中的定,故      s ymbol中pin脚的顺序一定要正确,若有错需修改,选中pin按ctrl键配合上下键标可移动pin脚位置。5 h8 R- x. X8 z& X

0 Z" x' g+ O$ E& E: z4. 画电原理图时为什么Save及打包会出错?
( B. n3 x7 _4 ^! w2 z    当保存时出错,主要原因可能是:所画的信号线可能与元件的pin脚重合,或信号线自身重合;信号线重复命名;信号线可能没有命名;在高版本中( 版本14.0以上)中,自己所创建的库不能与系统本身带有的库名字相同;建库时,封装原件的管脚个数与原件库的管脚个数不同。打包时会出错的原因则有可能是所做的封装类型与元件不匹配(如pin脚的个数,封装的类型名等。
5 d; ]' D& V2 P1 k/ r& i  E5 q5 ~/ D
& k, d! N0 f5 l8 A+ w- M5. 在电原理图中怎样修改器件属性及封装类型?- ]- u7 {/ c, a: l: E
    在菜单Text下拉菜单中选择Attribute特性,然后点击器件,则弹出一Attribute 窗口,点击Add按钮,则可以加入name ,value,JEDEC_TYPE (封装类型) 等属性。
8 w% h# D  R9 X8 Q, s/ D, i
! ~# Q( t& L6 J3 k4 d6. 如何在Pad Design中定义Pad/via?及如何调用*.pad?' s/ c: w  L3 p' x+ f  S
在pad design中,建立pad 时,type选single类型,应该定义下面几层的尺寸:begin layer(有时是end layer), soldermask和 pastemask 。建立Via时,type一般选through,定义drill hole 的尺寸 和所有的layer层(注意定义thermal relief和anti pad)以及soldermask。一般Pastemask和Regular一样大,soldmask比layer的尺寸大几个Mil,而thermal relief和anti pad比regular pad的尺寸大10Mil以上。
# ?: ^# k. m' D! J% _! j
( s3 o& W+ t- z* d( \  n* D% P7. 做封装库要注意些什么?& E5 t( x% x5 u- ^7 V) b
做封装既可以在Allegro中File->New->package symbol,也可以使用Wizard(自动向( k1 y9 h# U1 {! N+ W
导)功能。在这个过程中,最关键的是确定pad与pad的距离(包括相邻和对应的pad之间),以确保后期封装过程中元器件的Pin脚能完全的无偏差的粘贴在Pad上。如果只知道Pin的尺寸,在设计pad的尺寸时应该比Pin稍大,一般width大1.2~1.5倍,length长0.45mm左右。除了pad的尺寸需特别重视外,还要添加一些层,比如SilkScreen_top和Bottom,因为在以后做光绘文件时需要(金手指可以不要),Ref Des也最好标注在Silkscreen层上,同时注意丝印层不要画在Pad上。还应标志1号pin脚的位置,有一些特殊的封装,比如金手指,还可以加上一层Via keep out,或者route keep out等等,这些都可以根据自己的要求来添加。操作上要注意的是建好封装后,一定不要忘了点击Create symbol,不然没有生成*.psm文件,在Allegro就无法调用。, `1 Q8 ]3 U  V8 f) L
3 y7 {, z  j. t: X" F
8.为什么无法Import网表?& _% s* f# u) }5 G* _/ P
在Allegro中File选项中选Import―――>logic,在import logic type选HDL-concept,注意在Import from栏确认是工作路径下的packaged目录,系统有可能自动默认为是physical目录。
! P6 _7 e7 i8 U6 `. E4 N; F3 |$ s
6 q6 ^& d5 [/ c: P# Q( `8 p9.怎么在Allegro中定义自己的快捷键?
# ?4 b" S+ [$ p" K9 N# h1 D2 \在allegro下面的空白框内,紧接着command>提示符,打入alias F4(快捷键) room out(命令)。或者在Cadence 安装目录/share/pcb/text里有个env文件,用写字板打开,找到Alias定义的部分,进行手动修改既可。: j1 T, I* _! o+ [1 Y( g8 Q9 j8 ~
$ C  E2 T- |$ F  B6 }) i# @
10.怎么进行叠层定义?在布线完成之后如何改变叠层设置?' q7 k( x4 K5 M6 y$ I9 W5 i
在Allegro中,选Setup-Cross-section。如果想添加层,在Edit栏选Insert,删除为del,材料型号,绝缘层一般为FR-4,Etch层为Copper,层的类型,布线层选Conductor,铺铜层为Plane,绝缘层为Dielectric,Etch Subclass Name分别为Top,Gnd,S1,S2,Vcc,Bottom。
0 g' H( u4 s" i, ~8 TFilm Type一般选择Positive,plane层选择Negative。如果布线完成之后,发现叠层设置需要改动。比如原来设置的为3,4层是plane层,现在需要改为2,5层,不能简单的通过重命名来改变,可先在2,5层处添加两层plane层,然后将原来的plane层删除。  i/ ^  h; _& n

6 `. h7 y6 S# F) Q11.为什么在Allegro布局中元器件在列表中不显示或者显示而调不出来?0 |5 ?) s7 C% U# p
首先确定Psmpath,padpath的路径有没有设置,如果没有设置可以在Partdevelop里设置,或者在env文件中手动添加。也有可能器件在列表中存在,但是无法调出,可检查该器件所用到的*.pad文件及封装库文件*.dra,*.psm是否存在于你的工作目录×××/physical里。另外还有一种可能就是页面太小,不够摆放器件,可以在setup-draw size中调整。$ }1 N) |8 Z8 O; `! q3 a7 ^) I

6 a+ s# ]- X% Z% e( f# Q$ u12.为什么器件位置摆放不准确,偏移太大?- W* Q2 d# `1 s4 J! r% D$ `
    主要是因为Grids设置的问题,可在setup-grids中将每一层的Etch及Non-etch的grids的X、Y的spacing间隔调小。对于一些对位置要求比较严格的器件,比如插槽,金手指等用于接口的元器件,则应该严格按照设计者给定的位置尺寸,在命令行里用坐标指令进行定位。如:x 1200 3000 。6 c+ Z$ B" _* p1 B- ?
6 ]- B' ?' V1 ~2 I2 {% [; y
13.怎样做一个Mechanical symbol,以及如何调用?
' ^. e/ [4 I% z7 W& a: xAllegro中File-new,在drawing type中选择Mechanical symbol。主要是为了生成PCB板的外框模型,在这里面虽然也可以添加pad,但是没有管脚对应关系。Mechanical symbol 完成以后,生成*.dra文件。在Allgro中调用时,选择by symbol―>mechanical。注意右下角的library前面的勾打上。. e/ j1 r$ Z) o* i0 I) v7 A

& ]; F; O; A9 m% }14.在布局后如何得到一个整理后的所有元件的库?
, [& |" n% O7 C4 i  N. D如果嫌physical目录下各类文件过分繁冗,想删除一些无用的文件,或者只有一个*.brd文件,想获取所有的元件及pad封装库的信息,可以采用这种办法:将*.brd另存在一个新的目录下,在File->选export->libraries,点中所有选项,然后export,即可在你的新目录下生成所有的*.pad,*.psm,*.dra文件。
0 G# O5 ]+ ~! i8 t. O1 N9 p2 w
1 V7 a8 e3 l% E15.如何定义线与线之间距离的Rule?
1 o7 A8 A- F- z- s6 B3 n/ H) l   我们以定义CLK线与其它信号线之间的距离为例:0 u9 S4 o5 J( ?% o8 M, X1 Q
在Allegro中:setup->constraints,在spacing rule set中点set values。首先add一个constraint set name,比如我们取名为CLOCK_NET,然后就在下面定义具体需要遵守的规则。" M0 b; r8 g1 o) Z2 h7 U
比如line to line 我们定义为10 mil。接着在allegro主窗口的edit菜单下选择properties,会跳出你的Control工具栏,在find by name 中选择net,在右下角点击more。在新弹出的窗口的列表中选择你所想规定的CLK线,如CK0、CK1、CK2等等,确定右边的selected objects中以选中所有的线,点Apply。又会出现一个新窗口,在左边的available properties中选择NET_SPACING_TYPE,在左边给它赋值(名字随意),比如CLK。回到setup->constraints,/ P# g0 x0 s" d8 |8 r/ z
在刚才set values的下面点击Assignment table,即可将所定义的规则赋给所选用的net。
+ m) V4 A; Z$ Y2 Z! A3 R. z8 ~在Specctra中,可先选中所要定义间距的信号线(select —>nets->by list),然后在rules中选selected net->clearance,在该窗口可定义一系列的布线规则,比如要定义线与线之间的间距,可在wire-wire栏定义,注意,当点Apply或者OK之后,该栏仍然显示-1(意思是无限制),只要看屏幕下方的空白栏,是否有定义过的信息提示。
$ F9 U; V1 o$ h; G$ D# `) q/ L3 W* C2 r, `9 `  r# @" Z; Q
16.为什么在Allegro中画线不能走45度角?
$ Q: x6 w+ B0 K, T# f5 n在control控制栏的line lock中,可将90改为45,如果想画弧线,可以将line改为Arc。
- C, m6 X  f0 Y5 G0 Z3 A8 W$ M- u
17.如何在CCT中定义走线最大最小距离?
; E: P  g" A9 U: Y同上面定义间距的方法类似,在选中所要定义的线之后,rules->selected net->timing,则可以在minimum length和maximum length中定义走线的最长最短长度限制,也可以用时间延迟为限制来定义。还有一种方法就是在Specctra Quest中提取某一根信号线的拓补结构作为模型,在里面定义各段导线的长度限制,然后生成rule文件,可以约束相同类型信号线的走线。
: b* u" y/ t( t& S* l6 Y5 ^- w
4 x& j+ T; u! O$ @5 t" K18.在CCT中如何进行一些保存读盘操作(颜色设置、规则保存)?& G# ^8 \) E' r! A* V; }
在Specctra里,可用file->write->session来保存当前布线,用file->write->rules did files来保存规则文件,调用时均使用file->execute do file,然后打需要调用的存盘文件,如Initial.ses或rules.rul 。在color palette中使用write colormap和来load colormap来保存和读取颜色设置。' q* q# b" o& ?, @/ i/ L

8 ?8 J5 @& E- y) y) u* T19.在CCT中怎么大致定义自动打孔的位置,怎么打一排过孔及定义其排列形状?
  a: J7 V% A- ^- o! d1 y9 lCCT中有自动打过孔的功能,在Autoroute->Pre Route->Fanout 。可以指定过孔的方向,比如想把过孔都打在Pad的内部,则可以在location中选inside。其中也可以定义一些其他限制。另外有时我们可以选择一组线进行平行走线,这时就可能同时打一排过孔,右击鼠标选择set via pattern,可选择其排列形状。在窗口的右下方也有快捷按钮可以选择。5 H( M' h/ W2 f3 Y4 w5 A
* p+ Z- i, h0 ~
20.为什么提示的最大最小距离不随走线的长度变化而改变?
8 t; j, K. h; \* k$ S我们在定义了最长最短走线的规则之后,在布线时会有数字显示,随时告诉你如果按当前走向布线会离所定义的规则有多大的偏差。一般在规则长度以内的用绿色字体显示,超过了或长度不够会有红色字体显示,并用+/—提示偏差量。但是这个提示的偏差量并不是简单的随你走线的长度变化而变化。它是根据你的布线方向,软件自动计算按此方向走线的长度与规定长度的比较,如果变换走线方向,它也会重新计算。
6 ^( o% a$ m/ w( D7 B' T! X+ c  G+ ~! H  I! t7 p% G% m
21.怎么铺设Plane层?铺好后怎么修改?
1 I' e) r3 m. E5 o铺铜这一步骤一定要在Allegro中进行,Add->shapes->Solid Fill,同时注意在Control工具栏中Active Class选Etch,Subclass选所要铺设的Plane层,如VCC或者GND。然后即可画外框,注意离outline有20 Mil左右的间距。Done之后会进入铺铜的操作界面,选Edit->Change net(by name)给Plane层命名。在shape—>parameters确定是否使用了Anti Pad和Thermal relief,接着选Void->Auto,软件会自动检测Thermal relief,完成之后会有log汇报,如果没有任何错误既可铺设shape,shape->Fill 。如果铺好之后又有过孔的改动,需要重新铺铜,则应选Edit->shape,点在shape上,然后右击鼠标选done,这样就会自动将连接在shape上的Thermal relief删除,不能硬删铺铜的shape层,否则那些Thermal relief将遗留在Plane层上。
( \  k# `/ {! G! @+ F: J) q
# l* D6 ]6 q- ?+ ?9 o22.怎么定义thermal-relief 中过孔与shape连线的线宽?( s% l2 ^; Y2 ?5 G& I( b* \
在Allegro的Setup->constraints里的set standard values中可定义每一层走线的宽度,比如,可以定义VCC和GND的线宽为10 Mil。在铺铜时注意shape->parameters里一些线宽的定义是否设置成DRC Value。
8 _! x! W  E* M# X
# ^% n5 H4 r$ h0 b& i* S' C23.如何优化布线而且不改变布线的总体形状?' l7 ^$ A4 y+ Z+ k- v% Z5 K2 S5 c
布线完成之后,需要对其进行优化,一般采用系统自动优化,主要是将直角变为45度,以及线条的光滑性。Route->gloss->parameters,在出现的列表中,选Line smoothing,进行Gloss即可,但有时布线中为了保证走线距离相等,故意走成一些弯曲的线,优化时,点击Line Smoothing左边的方块,只选择convert 90’s to 45’s ,把其他的勾都去掉,这样进行优化时就不会将设计者故意弯曲的走线拉直或变形。0 {# v& H2 [6 a; L

  ^+ u9 }) C. X' Q# j- y/ T24.如何添加泪滴形焊盘以及加了之后如何删除?0 Y: I- o+ K0 A& F
在优化的parameters选项中只选择倒数第二个,Pad And T Connection Fillet ,并去掉其中的Pin选项,进行优化即可。想要删除的话,则只选Line smoothing中的dangling Lines进行优化。注意:如无特殊要求,现在我们不再进行此项优化。
* G- x( j( D. Z- B' c" u+ R5 R
% |1 b9 C4 ]# G6 n8 n$ a! d2 c25.布线完成之后如果需要改动封装库该如何处理?
- G3 x+ d( c% j% n! O在器件摆放结束后,如果封装库有改动,可以Place->update symbols,如果是pad有变化,注意要在update symbol padstacks前打勾。布线完成之后尽量避免封装库的改动,因为如果update,连接在Pin上的连线会随Symbol一起移动,从而导致许多连线的丢失,具体解决办法有待于研究。
+ g0 }: w$ w( j& O% i2 L- b- r- R+ Z; V$ x( y
26.为什么*.brd 无法存盘?
4 _4 |: @* `# p! z5 i遇到这种情况注意看屏幕下方的空白栏的提示,有可能是硬盘空间不够,还有一种可能是因为数据库出错,软件会自动存盘为*.SAV文件,这时可以重新进入Cadence(可能需要重起动),打开*.SAV,再另存为*.brd 。或在Dos下运行DBFix .SAV,会自动将其转换为! z5 ]- Z; _  |/ t; G2 {
*.brd文件,然后即可调用。) ~0 y- h3 n5 t5 q5 K
$ B0 i* U* P1 `/ N9 @
27.Allegro有哪些在Dos下的数据库修正命令?
+ w' K% V: S( N0 [有时Allegro会出现一些非法超作,导致一些数据出错,我们可以在Dos方式下,在工作目录下(即physical目录下),运行一些修正命令,如Dbcheck *.brd , 或Dbfix *.brd 。不过实际中这些命令好像效果不大。
, c- ^) C, u; e+ D' P
, Y2 _/ S" O0 x# @& {& L* ]28.如何生成*.DML模型库?4 s! f2 ~1 a4 n) `# o" ^" F
    在dos模式,工作目录下,敲入brd2dml *.brd 命令,这样在该目录下会生成对应brd文件的模型库dml文件。
5 G* A  G" ?5 q4 G! i' U7 h# ]# H  a. U" c# b
29.如何在Specctra Quest里使用IBIS模型进行仿真?8 A8 j3 X1 o$ E! X
首先将IBIS模型转化为*.dml文件。在Specctra Quest SI expert中Analyze->Si/EMI SI->library,在出现的新窗口的右下角,点击translate->ibis2signoise,然后在browse里选择*.ibs文件,将其转化为*.dml文件。然后在Analyze->SI/EMI SI->model Assign中将所有的器件加载对应的模型。然后就可以用probe提取信号线进行仿真了。
2 ~9 @/ o! n9 Z
# O+ Y8 F5 Z+ _( m( t+ B30.生成Gerber file要哪些文件?如何产生?
& W- n4 g3 D0 V. B4 K4 b在PCB 布线完成以后,所做的最后一项工作就是产生生产厂家所需要的光绘文件,具体步骤在Allegro工具下完成。在Manufacture 菜单下点击Artwork 选项, 则出现一个artwork control form窗口。所提供的光绘文件除了包括已产生的TOP, GND, S1, S2, VCC, BOTTOM6层,还应包括silkscreen_top, silkscreen_botom, soldermask_top, soldermask_bottom, pastemask_top, pastemask_bottom, drill drawing file, 及drill hole。我们以制作Silkscreen的top层为例。
% j1 _0 `- z; F) `' |/ T! O5 h- p1) 在Allegro窗口中,点击color 图标,在产生的窗口中,global visibility 选择/ ~2 j* x2 m" F1 X) u
all invisibility, 关掉所有的显示。  U. Y. o) y+ i% p  T- Z( U  I
2) 在group 选择Geometry. 然后选中所有的subclass(Board_Geometry , package
7 V: f! N3 Q% H& C  W4 RGeometry)下的silkscreen_top 。
! M: G! _* {/ l: S3) 同样在Group/ manufacture 中选择Autosilk_top 。 在Group/components ,subclass REF DES 中选择 silkscreen。
* g, d, O+ h' J; b# Q: c4) 选择OK按钮 ,则在Allegro窗口中出现 silkscreen_top层 。, P2 S% r/ j" n- u) i
5) 在artwork control form 窗口,右键点击Bottom ,在下拉菜单中选择add ,   则在出现的窗口中输入:silkscreen_top, 点击O.K , 则在avilibity films 中出现了新加的silkscreen_top。
; A+ L" g0 w% A5 k, d) v+ }0 ?    注意:在FILM opition选中Use Aperure Rotation, 在Underined line width 中填写5(或10) ,来定义还没有线宽尺寸的线的宽度。
) v' d# X; V/ ~5 W按照上面的步骤,产生silkscreen_bottom层。soldermask_top和 soldermask_bottom 层分别在 : Gemoetry 组和 Stackup 组(选择PIN 和VIA子集);Pastemask_top 和Pastemask_bottom 分别在Stackup组(选择PIN 和VIA子集);DrillDraw 包括Group组/Board Geometry中的outline、Dimension 和Manufacturing 中的 Ncdrill_Legend。这样,按照上面的步骤,分别添加上述各层。然后在 Artwork control form 窗口中 ,点击Select All   选中所有层 , 再点击 Apertures….按钮, 出现一新的窗口EditAperture Wheels, 点击EDIT, 在新出现的窗口中点击AUTO>按钮,选择with rotation, 则自动产生一些Aperture文件。然后点击O.K。在 Artwork control form 中点击 Creatartwork , 则产生了13个art文件。 回到 Allegro 窗口, 在 Manufacture 菜单下点击NC 选项中的Drill tape 菜单 ,产生一个*.tap 文件。到此,就产生了所有的14个光绘文件。: e2 e6 ~. e+ Z; J

( w- ?! P* Z5 D- X; y! a4 O31.如何调看光绘文件?及如何制作Negtive的Plane层光绘文件?
+ ?- e! e  F. v$ i0 d新建一个空白layout文件,File->import->Artwork,然后就可以在browse中选择*.art文件,Manual中选gerber 6×00。注意不要点OK,点击Load File。在调用Soldermask 时要在display pad targets前打勾。 调用silkscreen层时,可能会发现没有器件名标志。这是因为在上面制作光绘文件时,Underined line width没有定义宽度,而在以前制作封装库时,silk_screen层时标注的Ref也没有定义宽度,则在调用时会不显示。另外如果想制作Negtive的光绘文件。在制作光绘文件时,Gnd和Vcc层的Plot mode选为Negative就行。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持!1 反对!反对!

20

主题

171

帖子

1331

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1331
推荐
 楼主| 发表于 2014-5-22 10:51 | 只看该作者
现在把它整理成PDF文档形式!供Allegro爱好者查阅和学习!呵呵

使用Cadence layout布局布线常见问题详解.pdf

142.85 KB, 下载次数: 68, 下载积分: 威望 -5

1

主题

25

帖子

696

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
696
推荐
发表于 2014-6-30 14:38 | 只看该作者
字体怎么这么大,看着真难受!!

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
推荐
发表于 2014-5-21 17:34 | 只看该作者
:L:L:L:L:L:L:L:L:L

0

主题

322

帖子

7684

积分

六级会员(60)

Rank: 6Rank: 6

积分
7684
3#
发表于 2014-5-21 18:04 | 只看该作者
great

4

主题

126

帖子

3309

积分

五级会员(50)

Rank: 5

积分
3309
4#
发表于 2014-5-21 18:06 | 只看该作者
不错,标记!谢谢分享!

6

主题

93

帖子

1053

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1053
6#
发表于 2014-5-22 11:39 | 只看该作者
楼主 谢谢 分享

1

主题

19

帖子

384

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
384
7#
发表于 2014-5-22 16:39 | 只看该作者
感谢楼主分享

4

主题

227

帖子

-8163

积分

未知游客(0)

积分
-8163
8#
发表于 2014-5-23 08:30 来自手机 | 只看该作者
感谢楼主来自: Android客户端

15

主题

133

帖子

911

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
911
9#
发表于 2014-5-28 16:02 | 只看该作者
楼主好人

0

主题

9

帖子

150

积分

二级会员(20)

Rank: 2Rank: 2

积分
150
10#
发表于 2014-6-25 22:13 | 只看该作者
感谢楼主分享

4

主题

338

帖子

1695

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1695
11#
发表于 2014-6-28 13:17 | 只看该作者
谢谢 分享
/ G/ B; A/ Z- x% M: S

38

主题

308

帖子

1143

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1143
12#
发表于 2014-6-28 22:17 | 只看该作者
" H" z- t5 ~% h4 |
感谢楼主分享

20

主题

435

帖子

3661

积分

五级会员(50)

Rank: 5

积分
3661
13#
发表于 2014-6-30 10:31 | 只看该作者
再烦也别忘微笑,再急也要注意语调!

28

主题

307

帖子

1073

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1073
14#
发表于 2014-6-30 13:53 | 只看该作者
謝謝樓主分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 03:05 , Processed in 0.068226 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表