找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 921|回复: 11
打印 上一主题 下一主题

FPGA做IIC主设备的问题

[复制链接]

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
跳转到指定楼层
1#
发表于 2014-4-15 09:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
诸位好,现在的设计是这样的,FPGA做IIC的主设备,一片1.8V的芯片,一片3.3V的芯片,均为从设备,2个芯片的IIC管脚均接至FPGA的2个普通I/O,这样问题就来了,1.8V和3.3V电平不匹配。那能不能改成这样,将1.8V芯片的SCL、SDA管脚接到1.8V的BANK内,然后从3.3V的BANK内接出SCL、SDA并与上述的2个普通I/O对接。这样可以么?
2 e- M- _) F' `9 v7 H% h4 Z5 U. I8 F" H+ Y0 z2 {
求大神
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
2#
发表于 2014-4-15 09:38 | 只看该作者
是这样的,记得SCL和SDA配置成OD就可以了。

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
3#
 楼主| 发表于 2014-4-15 09:49 | 只看该作者
part99 发表于 2014-4-15 09:38
$ f+ q( J5 i/ j/ Q是这样的,记得SCL和SDA配置成OD就可以了。
' D$ W# w1 v5 c& P- U3 p
可否再具体点啊?感激不尽!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
4#
发表于 2014-4-15 09:54 | 只看该作者
ych634227759 发表于 2014-4-14 20:49
: A/ [5 X) t! Q* ~1 A9 Y  _可否再具体点啊?感激不尽!

( ~+ o# S% r& t, O你能否具体点告诉大家你用的是什么FPGA啊? 感激不尽!

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
5#
 楼主| 发表于 2014-4-15 09:59 | 只看该作者
part99 发表于 2014-4-15 09:54" b: Z% @8 v: v: b/ {/ u/ k
你能否具体点告诉大家你用的是什么FPGA啊? 感激不尽!

, T" [. C3 u: q; u. N9 Z% oXilinx公司最新的7系列FPGA,具体型号为XC7K410T-2FFG900!多谢啦!

1

主题

8

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
6#
发表于 2014-4-15 10:56 | 只看该作者
直接用两个I2C不完了么,一个接1.8bank一个接3.3bank

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
7#
 楼主| 发表于 2014-4-15 11:10 | 只看该作者
dongyaming 发表于 2014-4-15 10:56, j! `. X$ a9 E' N; I' D, L# q/ x
直接用两个I2C不完了么,一个接1.8bank一个接3.3bank
: J/ W* t7 g% n5 v% ^
这样的话是不是对时序什么的有要求,复杂了点吧?

1

主题

8

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
8#
发表于 2014-4-15 11:14 | 只看该作者
ych634227759 发表于 2014-4-15 11:10- f/ X9 @0 \  m7 {- b- \7 G/ K
这样的话是不是对时序什么的有要求,复杂了点吧?
+ ]5 y. x) \* z7 ]- W
在FPGA内复制两个I2C_MASTER,各自管理1.8V从机和3.3V从机,硬件上互不影响。

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
9#
 楼主| 发表于 2014-4-15 14:07 | 只看该作者
dongyaming 发表于 2014-4-15 11:148 t  Z, m6 a6 D& u
在FPGA内复制两个I2C_MASTER,各自管理1.8V从机和3.3V从机,硬件上互不影响。

/ ?, z, F! f2 w7 H: eOK!!

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
10#
 楼主| 发表于 2014-4-15 16:18 | 只看该作者
caseyxie 发表于 2014-4-15 14:10& G' \% E- b: Z+ A3 |* T
哎。。。搞个电平转换电路很难吗?. k; D" m" a& V
如果你的3.3V设备认为1.7V电压也是高电平的话,就直接连接咯!
% }4 D) N! C( J- F1 B! R+ ]
1.8v对于3.3V设备来说肯定不是高电平啊~~

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
11#
 楼主| 发表于 2014-4-15 18:30 | 只看该作者
caseyxie 发表于 2014-4-15 18:168 \" m( N7 @  C) l9 U& O
那就直接上电平转换电路!
2 D# x% y5 }) J0 q; o不过如果1.8V设备内部是真正的OC的话,可以考虑直接3.3V上拉。不保证能上到生 ...
, q! A, u( |6 J; E+ ^
很可惜啊,1.8V设备内部不是OC门啊。!!

0

主题

5

帖子

219

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
219
12#
发表于 2014-4-15 20:52 | 只看该作者
承接FPGA PCB   layout# L$ s( t# W7 j- {6 }: ^. h" E/ O

, p. ^! N) a! P. y6 `9 U1 T! H可做4~22层通孔,盲埋孔板,,擅长  FPGA,DDR2,DDR3,QDR,ssram,PCIE,SFP  等各种高阶高速电路板% d; {; {  P6 K+ q6 h  h* }- Z  g

6 C; L" G5 D7 k/ {; l* q* K2 uQQ:120647853
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 06:22 , Processed in 0.060380 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表