找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1465|回复: 2
打印 上一主题 下一主题

哪位用过ALLEGRO 16做过virtex-4 的lvds信号的信号完整性分析呢?

[复制链接]

39

主题

122

帖子

-1万

积分

未知游客(0)

积分
-11875
跳转到指定楼层
1#
发表于 2008-8-8 14:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
哪位用过ALLEGRO 16做过virtex-4 的lvds信号的信号完整性分析呢?
8 G: S/ U9 P$ n我的问题描述:
$ m. j1 I9 l6 b我已经设置一对lvds差分输入,但是在输出文件是LVDS的P端为IBISINPUT,而LVDS的N端为IBISO。- v+ R) n- o) k7 y  J( j
这样的lvds的模型就成为一个收发器,而不是接收器。而我的仿真结果,振铃现象非常的严重,0 u- |$ u; S  B
所以我认为是模型错误。
8 A) T* F" n4 ]3 Y# p0 O/ w
: V) v" l2 i% Z1 e请问,有谁做过类似的仿真,可以交流一下吗?多谢!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

55

主题

951

帖子

2740

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2740
2#
发表于 2008-8-16 14:36 | 只看该作者
是不是模型错误要通过模型编辑器进行check。* w6 ^, ?' k" `) M) P1 p& b
xilinx提供的是ibis model,在利用SQ仿真时,你要转换成dml,而这个转换过程的提示信息会包含模型完整性(errors,warnings)的信息。, A% x! u  P# @& U  h/ Q0 n9 \% N) B

' B% O0 e" @/ U* c4 Nlz不会从来不注意这些信息吧?0 W1 o4 \) [+ O  e  e+ }

) @( e0 E- a) @1 z; h7 `  `振铃严重是欠阻尼,源端,终端的阻抗失配带来的不断反射导致该问题。LVDS信号仿真的应该是一对差分耦合信号。你要根据特征阻抗值考虑合适的端接策略,进而减弱振铃现象。
sagarmatha

11

主题

38

帖子

1326

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1326
3#
发表于 2008-8-17 11:42 | 只看该作者
目前很多模型做的不是很好,一些差份信号模型里面没有差分模型,因此建议在IBIS模型文件里面修改,自己将他们定义成差分模型。理论上差分模型的N和P的模型几本是一致的,所以个人感觉你的模型可能有问题。请再确认一下。
3 H" P1 P. Y/ {4 @9 V另外LVDS信号需要增加100欧姆的端接匹配,目的是为了改善信号完整性,如降低摆幅,减少振铃,提供回流路径等作用。所以请确认一下是否增加。. u1 J( E# j+ ?& V
仿真软件只要你设置对,用那个版本问题不大,目前仿真软件的可信度还是很高的。
7 f' R4 R* q+ [4 C6 |; s& q7 p9 ~, tLVDS是差分信号,只要看差模DIFF信号就可以了,单端信号和共模信号都可以不用太多关注。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-3 16:26 , Processed in 0.054652 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表