找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 697|回复: 11
打印 上一主题 下一主题

新手请教pastack各层的含义,高手莫笑,还请指教

[复制链接]

7

主题

24

帖子

158

积分

二级会员(20)

Rank: 2Rank: 2

积分
158
跳转到指定楼层
1#
发表于 2013-6-20 02:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本人新手,关于焊盘各层的定义一头雾水,
( }- r- i" ~# F+ b) S1)公司的一个安装孔如图,焊盘的Mount side 跟Internal分别是什么含义啊。Interal 173表示钻孔直径173?不是吧,HOLES才是孔啊。为什么internal可以比mount side 小
, X; {1 e, V. U9 X2)Mount side 跟opposide是什么含义,这两层必需一模一样吗
. L& z. A7 b! F& O# @( P3)为什么soder mask在贴片引脚中一般比mount side 大。
& B! R- P$ q4 f: S% R4 `/ `6 ~完全零基础自学,书也解释不太详细,求教各位,不胜感激,谢谢。

QQ截图20130620021336.png (52.69 KB, 下载次数: 0)

QQ截图20130620021336.png
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

24

帖子

158

积分

二级会员(20)

Rank: 2Rank: 2

积分
158
2#
 楼主| 发表于 2013-6-20 02:24 | 只看该作者
深更半夜找资料不容易,各位帮下忙

6

主题

187

帖子

1333

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1333
3#
发表于 2013-6-20 09:04 | 只看该作者
焊盘的Mount side可以理解成表层,Internal内层,opposide可以理解成底层。这3个值应该是一样大的,soder mask是阻焊的意思,一般要求至少比焊盘单边大2.5mil以上。这个解释够清楚不?能理解不?

7

主题

24

帖子

158

积分

二级会员(20)

Rank: 2Rank: 2

积分
158
4#
 楼主| 发表于 2013-6-20 09:12 | 只看该作者
Magic520 发表于 2013-6-20 09:04
. W) B* w8 S, L( C, b& S# r焊盘的Mount side可以理解成表层,Internal内层,opposide可以理解成底层。这3个值应该是一样大的,soder m ...

! |8 m5 ]& P5 c大哥,谢谢你的回答,但是soder mask 为什么要比顶层跟底层大数mil啊。Mount side 就是焊盘上可以上锡部分的直径不。

18

主题

667

帖子

3759

积分

EDA365版主(50)

Rank: 5

积分
3759
5#
发表于 2013-6-20 13:02 | 只看该作者
1.Interal 173表示内部焊盘直径173,可以和外部不同,内部因为不需要焊接,做小点有利于节省布线空间。
, k: B. T9 w6 U3 h# \, S2.一个是元器件安装面,一个是反面,通常做的是一样大小,也可以不一样。
0 D7 L1 W2 i0 Y9 m6 J3.soder mask在贴片引脚中一般比mount side 大主要是因为印刷soder mask的时候会有误差,如果完全一样大,不可避免会遮挡焊盘,从而影响焊接质量。做大一点,即使有偏差也不会把遮挡焊盘。

16

主题

434

帖子

5192

积分

五级会员(50)

Rank: 5

积分
5192
6#
发表于 2013-6-20 14:43 | 只看该作者
本帖最后由 simhfc 于 2013-6-20 15:00 编辑 ( {9 a9 A3 R- }8 l$ u6 c

) [. R6 p/ O. \8 ?$ w你问的实际不是padstack的问题,而是via,这就要求首先查询英文,明白对应行次的英文究竟是什么意思,然后才可以理解你遇到的问题,现在这样跳跃了基础内容,你理解有难度,大家解答也累,呵呵……
3 x0 x' w% |2 W' a! \
$ }- Z/ o% e3 M6 Y4 r  F9 ~3 pSolderMask是‘阻焊’的意思,也就俗称的绿油,板厂常说的‘开窗’也是这个,看这图就清楚了:& U* n3 q7 ?6 E( d; H0 ]  B
SolderMask.jpg (18.67 KB, 下载次数: 18) 4 `( C- a& t, @9 O1 w+ @
裸露出铜层的圆,就是SolderMask,应该能看出左右尺寸的差异吧,实际上是缺失的圆,这样就能把元器件的引脚与下方的铜层焊接起来,
, i* [" g' f) J% ~
- E0 Z5 S8 D' U7 A- I( |$ P" mSolderMask在绝大所数场合,都比下方铜层(Mount side)的实际尺寸稍大,最大程度的提供焊接的接触面,只在涉及BGA封装时,有所变通,这部分目前说为时过早。

7

主题

24

帖子

158

积分

二级会员(20)

Rank: 2Rank: 2

积分
158
7#
 楼主| 发表于 2013-6-20 16:29 | 只看该作者
li_suny 发表于 2013-6-20 13:02 ! T# x! L4 v5 w; a2 x- y
1.Interal 173表示内部焊盘直径173,可以和外部不同,内部因为不需要焊接,做小点有利于节省布线空间。
; p( D' k* O) E2. ...

2 c2 |, s/ o7 E! H) Z4 Z6 o5 E; g非常详细,非常感谢{:soso_e128:}

7

主题

24

帖子

158

积分

二级会员(20)

Rank: 2Rank: 2

积分
158
8#
 楼主| 发表于 2013-6-20 16:30 | 只看该作者
simhfc 发表于 2013-6-20 14:43 / n' W8 Y5 o$ h2 A1 ], q  c# {% f
你问的实际不是padstack的问题,而是via,这就要求首先查询英文,明白对应行次的英文究竟是什么意思,然后才 ...

5 y, N+ z  @) A7 B看明白了,谢谢

3

主题

274

帖子

2796

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2796
9#
发表于 2013-6-20 22:14 | 只看该作者
simhfc 发表于 2013-6-20 14:43 ( J- i) a: x  S; P- H. v0 q7 V9 t
你问的实际不是padstack的问题,而是via,这就要求首先查询英文,明白对应行次的英文究竟是什么意思,然后才 ...
) F4 P+ U3 ~; u+ X3 A
裸露出铜层的圆 是Paste mask , 我这样理解对不对?

16

主题

434

帖子

5192

积分

五级会员(50)

Rank: 5

积分
5192
10#
发表于 2013-6-20 22:27 | 只看该作者
本帖最后由 simhfc 于 2013-6-20 22:30 编辑 ; T# b6 R/ |  ]/ J- @* P8 V. e
ivwssc334933 发表于 2013-6-20 22:14
* x& {2 X3 C5 V, k" k$ K1 u, y# P裸露出铜层的圆 是Paste mask , 我这样理解对不对?
: R' D5 x* t' o! f1 x# D' o
& G% \0 f1 g& p- p
那个圆是SolderMask;& X1 Y& t4 K& ?" U, Q
1 Z; V. z2 _. C
PasteMask(或SolderPaste)是开钢网、刷锡膏所需的数据,管脚不是很密集时,通常与SolderMask一致,遇到密集的QFP或BGA等封装,会比SolderMask小。

评分

参与人数 1贡献 +10 收起 理由
ivwssc334933 + 10 很给力!

查看全部评分

3

主题

274

帖子

2796

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2796
11#
发表于 2013-6-21 00:26 | 只看该作者
simhfc 发表于 2013-6-20 22:27
+ S! ^" E& l- I0 D+ Y那个圆是SolderMask;+ _9 n& Z- G3 m1 l1 w, W2 R. a

0 [* S2 i! q3 ~- t! APasteMask(或SolderPaste)是开钢网、刷锡膏所需的数据,管脚不是很密集时,通 ...
* ~! M# l! u! Q+ E" \8 J
明白 了,一般测试点、过孔类都 不用加paste mask层,. x8 o& _3 _$ [( }$ n% h
谢谢

16

主题

434

帖子

5192

积分

五级会员(50)

Rank: 5

积分
5192
12#
发表于 2013-6-22 00:26 | 只看该作者
ivwssc334933 发表于 2013-6-21 00:26 ) R2 ^! ^' Y" I, s+ b6 Q4 Y! E
明白 了,一般测试点、过孔类都 不用加paste mask层,
3 C( E$ {5 v2 P1 t  s谢谢

8 t2 g% |6 |5 r4 \7 ~( w别客气,还有PCB或器件的定位点,正常来说也不用加。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-25 00:35 , Processed in 0.077278 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表