找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 912|回复: 5
打印 上一主题 下一主题

小弟请教一个很小白的问题,希望大神指教

[复制链接]

25

主题

95

帖子

447

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
447
跳转到指定楼层
1#
发表于 2013-6-6 16:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近一直在学习FPGA,由于没什么基础,一直在看夏老师的verilog和数字系统方面的书,但是我一直感到很困惑,几乎所有的网上教程什么的都指出FPGA设计流程是
0 i# r% k3 A6 f0 z: ?
1 x# R( Q7 T$ }8 |) y7 H6 B! `
/ P6 u$ X$ e0 ]7 x) e* [8 U+ \. W7 \- m6 w) o- k% V- A
但是一般的硬件设计不是直接搭出硬件电路,然后打板进行调试吗?那FPGA设计难道不是把硬件电路搭好,然后做出PCB板,然后结合quartus软件进行调试么?上面所说到那些流程是必须的吗?希望高手给我纠正一下

QQ截图20130606162116.jpg (55.5 KB, 下载次数: 0)

QQ截图20130606162116.jpg
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

5

主题

15

帖子

401

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
401
2#
发表于 2013-6-6 22:14 | 只看该作者
小白一只飘过,随便说两句。硬件设计和开发流程没有矛盾,开发流程专注于FPGA芯片本身,其前提当然是外围硬件规划好。流程基本是必须的,自顶向下思路清晰嘛。仿真约束应该都要做好,虽然我自己现在还做不好...共同学习

25

主题

95

帖子

447

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
447
3#
 楼主| 发表于 2013-6-7 09:09 | 只看该作者
小谢青枫 发表于 2013-6-6 22:14
! O/ o0 v8 _. E9 j) _小白一只飘过,随便说两句。硬件设计和开发流程没有矛盾,开发流程专注于FPGA芯片本身,其前提当然是外围硬 ...

3 s  x) A& W4 Q谢谢,我看网上的教程都是针对FPGA内部逻辑门的操作,像行为描述到RTL综合,我才刚刚开始学习,好多不懂,多指教

1

主题

19

帖子

-8914

积分

未知游客(0)

积分
-8914
4#
发表于 2013-6-28 09:43 | 只看该作者
整体设计包括硬件设计+软件设计。: I9 `8 m0 x  W- [4 g) q$ k
软件设计包括操作系统、BSP、应用程序设计等* w0 T( Q# ]  N& R% n, Q0 ^
硬件设计包括原理图、PCB设计,对于FPGA 来说,又包括FPGA内部的逻辑设计、布局布线设计等。' m. k: m% u+ B8 A$ x
7 V0 }# y7 x* R  Z, `" O1 d
你需要真实体验一下整个流程就知道怎么回事儿了

6

主题

17

帖子

213

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
213
5#
发表于 2013-7-17 17:26 | 只看该作者
FPGA设计是用纯软件的方法设计硬件。丢掉你脑子里的板子之类的东西吧。FPGA相当于ASIC的前端设计,大部分时间是和代码打交道

0

主题

7

帖子

74

积分

二级会员(20)

Rank: 2Rank: 2

积分
74
6#
发表于 2013-8-15 19:30 | 只看该作者
一般还是要先写代码吧,确认你需要多少门电路,根据自愿选择合适的FPGA芯片,外围电路都差不多的,IO管脚都可以控制,至于硬核就要多注意啦
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 09:25 , Processed in 0.096033 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表