找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 929|回复: 4
打印 上一主题 下一主题

PADS 原理图倒pcb图

[复制链接]

26

主题

45

帖子

491

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
491
跳转到指定楼层
1#
发表于 2012-6-19 09:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
原理图倒PCB图时,TEX 文件中出现的这个:HIERARCHY_OBJECT  是什么意思啊
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

531

帖子

4317

积分

五级会员(50)

Rank: 5

积分
4317
2#
发表于 2012-6-19 09:46 | 只看该作者
完整的错误信息是什么?
5 x, D, M; o. {' B贴出来看看.

26

主题

45

帖子

491

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
491
3#
 楼主| 发表于 2012-6-19 10:44 | 只看该作者
*PADS-ECO-V9.2-MILS*; _# t$ W. m( b% S$ \" n0 W& f
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc" k, Y" E# T: F3 w' T1 z- w& t' y" C
*REMARK*  new file: C:\PADS Projects\padsnet.asc/ v" W: C% C3 M% i- b8 Q" o. e& p  p1 q4 k
*REMARK*  created by ECOGEN (Version 6.4v) on 2012/6/19 9:34:32" F/ E' r' A8 ^
*DELPIN*: t" Z+ Z: b2 V' K' f4 S6 t
U33.19  NSRAMA17
* J1 @# [) K4 C( t6 ?U33.20  NSRAMA16
0 ]( x" u$ y0 w; W; \, ^/ ?U7.A10  NSRAMA17* k% C- j! W" I, `0 c, X
U7.B10  NSRAMA16" @$ `% O( E+ m6 N4 Q. }3 d2 I
*CHGPART*1 w# D4 S' G2 T& z9 `
C130  CAP0603@0603  CAP0603@0402
5 _. U, H! j* n1 kC132  CAP0603@0603  CAP0603@0402. Q; `: M, @7 _$ B2 W. k0 ^) H
C136  CAP0603@0603  CAP0603@0402
- N; @8 \2 Z+ [; X2 X; X) p1 s. {/ H*NET*% H  v% S3 _6 ?/ C1 o
*SIGNAL*  A_+3.3V" m  _9 c$ S! h7 \& C; Y& u
D2.1
' y& \2 u( F! e, L*SIGNAL*  A_VEDIOB_A* T3 G( ?/ c9 _  x. l: M8 g
R20.22 ^- M+ b, I6 c
*SIGNAL*  A_VEDIOR_A7 E# i. F: x$ a9 S' |+ z/ M) V  T
R22.26 R5 o8 g9 o1 N/ k, c. _
*SIGNAL*  FPGA_REST#! q3 X8 w3 k( \4 M5 N$ H' b
D2.2( W7 I9 M- w! A
*SIGNAL*  NSRAMA16
  o  S% v9 B+ ?6 hU33.20  U7.A10* n$ a9 w8 C8 r1 ]: x
*SIGNAL*  NSRAMA17
& j- X0 N5 v, t0 S3 g* C- mU33.19  U7.B106 T0 z4 r2 m2 |
/ }6 S8 Y/ ?# n3 {8 _  d
*DELETE_GENERAL_RULES*        HIGH_SPEED1 g, O- d6 w0 A
+ ]6 e/ U' Q- t& H* s$ _9 e7 t4 L
HIERARCHY_OBJECT        NET:NSRAM2_D3
. Q& v4 A& j" W! l% Z  e" c8 I9 N" A
*CREATE_GENERAL_RULES*        HIGH_SPEED
; ]) K0 f4 a+ C9 u& a% `/ N! q( Z/ V, x" q4 ]; Y1 x0 ^
HIERARCHY_OBJECT        NET:NSRAMA91 B1 ~; I9 a, U. J! p. Y/ v
HIERARCHY_OBJECT        NET:NSRAMA8
- D% i" d# A) b; d# r+ d% j# AHIERARCHY_OBJECT        NET:NSRAMA7# |/ z' O; U0 K: {/ v
HIERARCHY_OBJECT        NET:NSRAMA6
: M$ I3 r% S8 U: QHIERARCHY_OBJECT        NET:NSRAMA5
7 _* u$ x1 G. Q5 d9 ?HIERARCHY_OBJECT        NET:NSRAMA4
9 }5 w9 R1 K/ @" ~: J3 T8 `! @$ ]HIERARCHY_OBJECT        NET:NSRAMA3
  S! f3 U2 j6 M6 KHIERARCHY_OBJECT        NET:NSRAMA2# j  d8 {$ c* v' i
HIERARCHY_OBJECT        NET:NSRAMA19
# z: I0 T8 P% E. _HIERARCHY_OBJECT        NET:NSRAMA18
2 J! c4 n% s" PHIERARCHY_OBJECT        NET:NSRAMA17
- a; `5 y. `/ S1 n7 o, vHIERARCHY_OBJECT        NET:NSRAMA16
* D  A) @$ ]2 |HIERARCHY_OBJECT        NET:NSRAMA15
; ?! R' D; F; z2 `HIERARCHY_OBJECT        NET:NSRAMA141 n/ i9 \5 E$ q( [0 I
HIERARCHY_OBJECT        NET:NSRAMA13
$ c+ C) X% u/ u" @4 Y/ FHIERARCHY_OBJECT        NET:NSRAMA12
; P& e: G: z% A# z7 w+ L( rHIERARCHY_OBJECT        NET:NSRAMA11
6 I+ v' L/ \4 }) F9 M* B. h7 w& WHIERARCHY_OBJECT        NET:NSRAMA109 F  C" p  e0 \6 O  R% p
HIERARCHY_OBJECT        NET:NSRAMA1
" v. _* z4 B* b5 @0 `1 d  ~HIERARCHY_OBJECT        NET:NSRAMA0
6 p$ ]7 k  r2 H" nMIN_LENGTH        0.000000
* ?0 H* i% t6 |MAX_LENGTH        448000.0000004 o' @6 k  K0 l0 N$ H: o
STUB_LENGTH        0.000000. i4 t: m$ t2 h% |7 a, V$ y
PARALLEL_LENGTH        1000.000000
: A! _1 O( L' ?% U& D$ APARALLEL_GAP        200.000000
& M5 v4 M: T& |7 nTANDEM_LENGTH        1000.000000; Y' {  I) [3 o. N/ }- L, d
TANDEM_GAP        200.000000; L. A; M- w$ Q
MIN_DELAY        0.000000
8 P7 w( [& y3 G$ EMAX_DELAY        10.000000
3 X, z) _3 U! ^5 jMIN_CAPACITANCE        0.000000
1 m7 W& L1 ?2 rMAX_CAPACITANCE        10.000000' U+ A- j& Z4 O& W
MIN_IMPEDANCE        50.000000
& q$ w1 C& ~  ?4 hMAX_IMPEDANCE        150.000000$ A- h* u& N0 y2 P' x' n
SHIELD_NET        OFF8 I" J/ o3 C6 z; L! U% m
SHIELD_GAP        200.000000
4 E4 ~# B/ g9 L( F. n6 NMATCH_LENGTH        ON% Q1 R+ u# m7 Q- s
MATCH_LENGTH_TOLERANCE        200.000000
! \( k: E& ^. \AGGRESSOR        OFF1 C. t& D8 S  g* T; D. E) {) L
4 A$ F) ~! ~: u" `: h( o' N! b6 _3 F
*DELETE_GENERAL_RULES*        HIGH_SPEED" R: g" U9 L1 O) N3 }2 h8 _
( z* I' H5 b1 w7 \0 f, k9 i0 f
HIERARCHY_OBJECT        NET:NSRAMA16
5 e: u2 ~. F, X2 DHIERARCHY_OBJECT        NET:NSRAMA17* e; k9 r" T- l2 p
4 c9 v% V' X2 I- [; C$ v: M: }& V
*REMARK*  Deleted pins: 4,  Added pins: 8
' q5 f3 w. ?5 l9 l& f- I% ~2 x/ v# Z& k*END*8 i3 K2 S. O+ l
这是完整的结果

26

主题

45

帖子

491

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
491
4#
 楼主| 发表于 2012-6-19 12:16 | 只看该作者
饭牛 发表于 2012-6-19 09:46
, w8 t' A# t* P9 L$ l完整的错误信息是什么?% t2 R7 U! J- E$ b5 Z4 K+ p
贴出来看看.

9 r+ ~" D/ O9 y* o4 c7 c, B" q. S2 E! Q. R( b
*PADS-ECO-V9.2-MILS*6 D% t, W% ~6 w5 P, E
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc% j5 u  n( g- U* s. X7 U
*REMARK*  new file: C:\PADS Projects\padsnet.asc
. K; U/ S, ?' Z/ Y*REMARK*  created by ECOGEN (Version 6.4v) on 2012/6/19 9:34:32
' A, C2 ?8 s+ \$ C*DELPIN** m6 @. H0 z/ F' c
U33.19  NSRAMA17
/ ?. R4 c: R8 G: f% b. zU33.20  NSRAMA16
0 k$ t" C% {4 Y0 r* G8 G) o& KU7.A10  NSRAMA17
7 A2 P/ W9 ?+ B  [) r0 NU7.B10  NSRAMA16  ^7 a4 m9 [6 x5 V6 A: \  a5 j% |$ A+ T
*CHGPART*0 ?# m! Y: R  }) h, y4 C/ a: I$ q% D4 G9 X
C130  CAP0603@0603  CAP0603@0402, m5 r$ Z9 ~- C( q" {: @$ U
C132  CAP0603@0603  CAP0603@0402
, D% P! z- H% A# ~C136  CAP0603@0603  CAP0603@0402
, P6 {: Y4 e2 B8 N0 n*NET*
' X! {0 P3 O) Q; {5 b& d$ ]# p' M5 s*SIGNAL*  A_+3.3V
. P+ [9 z0 u6 D- ]$ d" N: SD2.18 g% ~5 A4 }+ p0 k
*SIGNAL*  A_VEDIOB_A9 }% R- ]9 J. L
R20.2; L& O" c5 O. D- Z
*SIGNAL*  A_VEDIOR_A
/ ]: p9 z; a3 T# uR22.2! q( J. j; q  \* @5 d% B. r% ~
*SIGNAL*  FPGA_REST#0 b* O6 K7 R) s0 M( j
D2.2
6 N' M% i, F& J/ r( G*SIGNAL*  NSRAMA16
3 U, ^! [, @; l  u6 x( K( S7 SU33.20  U7.A10* D4 [1 v' H$ a9 x) e* B
*SIGNAL*  NSRAMA172 u- j' _1 q( Q. V& X2 E) ?3 z6 W0 L
U33.19  U7.B10
9 h" p7 c& U  u& I2 Q. |" K: p9 C$ J! ~
*DELETE_GENERAL_RULES*        HIGH_SPEED
; N5 }' s4 u: @: \# e( `, M
( Z! m: G9 k/ [, }% H, \* W* kHIERARCHY_OBJECT        NET:NSRAM2_D3
6 Z: ^* s$ ]) h1 L' S4 \1 \
" y2 V- z1 V) i2 T' |, g2 B6 u*CREATE_GENERAL_RULES*        HIGH_SPEED
7 ]5 d1 b5 [) `0 j2 _8 r
/ Z* a- z, R0 y& [3 t/ IHIERARCHY_OBJECT        NET:NSRAMA9, W* W1 J0 q2 [  \. Z
HIERARCHY_OBJECT        NET:NSRAMA87 g9 u! p6 f4 {/ V  H( k5 t$ E# t8 D
HIERARCHY_OBJECT        NET:NSRAMA7; j; d! H8 t! r% I
HIERARCHY_OBJECT        NET:NSRAMA63 Q* a2 J/ S5 Z
HIERARCHY_OBJECT        NET:NSRAMA5
$ f! F4 S, h. E9 b/ q) g( ?. h- L  [7 bHIERARCHY_OBJECT        NET:NSRAMA4
( Y5 R2 R; [+ Y% nHIERARCHY_OBJECT        NET:NSRAMA32 ?1 b# g2 n. {
HIERARCHY_OBJECT        NET:NSRAMA2
* a* @6 c0 l% HHIERARCHY_OBJECT        NET:NSRAMA19
8 v" V$ d4 ~% J% G( ?8 [; T0 M: QHIERARCHY_OBJECT        NET:NSRAMA184 q, E, w* z/ Y( a
HIERARCHY_OBJECT        NET:NSRAMA17
  _1 F* ?7 d& t2 {' N% j! KHIERARCHY_OBJECT        NET:NSRAMA16
  h. q% H0 m4 b$ WHIERARCHY_OBJECT        NET:NSRAMA154 N/ t  t7 s5 {3 g' M1 R% Y
HIERARCHY_OBJECT        NET:NSRAMA14/ \" [5 {& |# r1 `, n; e" ]
HIERARCHY_OBJECT        NET:NSRAMA13
6 t5 u( r( A1 |HIERARCHY_OBJECT        NET:NSRAMA12( l) Q3 a$ @2 T
HIERARCHY_OBJECT        NET:NSRAMA11
3 ^8 ?. r/ K) j; q; O6 V5 k/ B- dHIERARCHY_OBJECT        NET:NSRAMA10
- {4 v: _$ ?1 Z4 u) VHIERARCHY_OBJECT        NET:NSRAMA1
* M( G! u8 F, M( q/ o) kHIERARCHY_OBJECT        NET:NSRAMA0
6 W" a5 _2 ^/ d0 w% E2 yMIN_LENGTH        0.000000: O/ q$ x0 {9 b6 V8 B8 J; P
MAX_LENGTH        448000.000000: R$ U6 Y3 L9 H3 F! @
STUB_LENGTH        0.000000( V0 ?- `6 w9 @9 W( H
PARALLEL_LENGTH        1000.000000+ w% K: [* m8 G7 l* y& g
PARALLEL_GAP        200.000000
: w( u' S- C0 b! Q8 K) I& h# Z) ATANDEM_LENGTH        1000.000000. \5 y$ T7 |$ T# |' A+ B- I
TANDEM_GAP        200.000000
9 }+ E: ?9 M" O  p  e' VMIN_DELAY        0.0000006 {! H( j! ]  i: j& ^- u
MAX_DELAY        10.0000009 J; a0 T0 b2 h7 ^- |4 d
MIN_CAPACITANCE        0.000000- H( i+ {8 v. N% @/ A! j, Y
MAX_CAPACITANCE        10.000000) f# P9 O7 p' ^4 Q# G0 r% ]. e3 i
MIN_IMPEDANCE        50.000000: c$ v) M* x9 R# A* g3 t
MAX_IMPEDANCE        150.000000
: J1 M- b+ a, U# M- C3 n3 a# S6 l+ wSHIELD_NET        OFF% y& [, X9 k! D  K1 Y+ x8 p
SHIELD_GAP        200.000000
3 v+ p+ N7 j; @" \5 {) v! f0 l. LMATCH_LENGTH        ON* H1 F2 w- t7 q, e8 s6 c0 r% E
MATCH_LENGTH_TOLERANCE        200.000000/ t( V( g, u! ^% a8 ?
AGGRESSOR        OFF
# \$ n# T. x- N4 w" Q2 p2 ?
. b+ {4 d9 l0 f" C8 h& t7 \: L( Y9 {* a: o*DELETE_GENERAL_RULES*        HIGH_SPEED
' G4 L7 |- o+ S* ?( K* v- _: ]" D( h. o5 ~
HIERARCHY_OBJECT        NET:NSRAMA160 ?2 n8 F0 N* e! G+ |# c) X
HIERARCHY_OBJECT        NET:NSRAMA17
9 P# X' `7 r: t1 ]8 o, F# v
5 t3 Z- v* z' b8 k! t( h*REMARK*  Deleted pins: 4,  Added pins: 8
0 O) u% U. c" G" p  c- R*END*
2 R9 N3 Q- @# o% K3 W这是完整的结果,这些报告具体是什么意思啊

19

主题

278

帖子

2954

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2954
5#
发表于 2012-6-19 13:20 | 只看该作者
Energy 发表于 2012-6-19 12:16
2 M" u; ?4 f6 x( D; E! ~*PADS-ECO-V9.2-MILS*3 {, e5 U* T4 n. Z4 M
*REMARK*  old file: C:\PADS Projects\ppcbnet.asc
/ \: A' s8 _; G  N8 \*REMARK*  new file: C:\P ...

7 r# o: D8 [: L$ w这是ECO的更改信息吧,提示你原理图相对于PCB更新了那些东西。比如封装又0603改为0402,删除了某些网络,重新定义了那些网络等等。
& s$ K  y2 B. o% k! H) {$ i* @% b& M
保证你的原理图是对的就可以了,这只是提示你ECO 的那些内容,更新过去就可以了。如果你的原理图有错误,会有另外一个文件提示你原理图中存在的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 16:04 , Processed in 0.058163 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表