找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 14185|回复: 37
打印 上一主题 下一主题

[仿真讨论] DDR2中clock与dqs之间的时序关系

    [复制链接]

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
跳转到指定楼层
1#
发表于 2012-5-9 11:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们都知道,DDR2为源同步时钟的时序关系,其中dq/dm与dqs, address/command与clock,这两组的时序关系比较明朗,即前者为数据,后者为数据的触发信号,DDR2还有一组即dqs与clock的时序关系,这两者似乎只有在驱动端有联系,而在接收端没太大的联系,对于这一组的信号时序一直存在疑惑,望高手解疑,另欢迎大家讨论,重赏!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏8 支持!支持!1 反对!反对!

91

主题

478

帖子

1945

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1945
推荐
发表于 2015-2-2 19:21 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20
4 s7 b! h  o1 o4 I你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...
1 h1 l1 c  F1 B, q
读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?

0

主题

24

帖子

205

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
205
推荐
发表于 2016-12-1 16:43 | 只看该作者
DQS可以根据CLK调节来更好的匹配DQ

0

主题

29

帖子

153

积分

二级会员(20)

Rank: 2Rank: 2

积分
153
推荐
发表于 2017-10-12 15:34 | 只看该作者
学习了,留下足迹,谢谢!

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
2#
发表于 2012-5-9 12:51 | 只看该作者
个人观点:
9 N, E5 o  R; s7 n. |- ~4 E' P5 D" ~1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;
7 \. l% D0 s$ R, I& V7 u% ]5 T2、clock在发出读或写操作后过一定时间后,才会触发DQS信号,因此clock与DQS没有很严格的时序关系;

点评

非常感谢您的支持, 另dqs信号也双向的  发表于 2012-5-9 13:15

评分

参与人数 1贡献 +7 收起 理由
icy88 + 7 感谢支持

查看全部评分

专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
3#
发表于 2012-5-9 13:03 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 13:04 编辑 ! J$ M( u+ I5 ?. W: ~+ h
dzkcool 发表于 2012-5-9 12:51   l8 Z3 ~  H" E1 @! V6 @
个人观点:6 N5 P" u* Z! i
1、无论读写操作,DQS都是由驱动端发出的,Memory是不会发DQS信号的;
4 K( V! O& P/ Z" D2、clock在发出读或写操 ...
  V5 Q1 V' T7 _- k8 \- p
# b! b9 P, I9 ]' z
源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4

查看全部评分

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
4#
发表于 2012-5-9 13:10 | 只看该作者
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个关系。是因为Memory controller可以调整DQS 与CLK的时序关系,所以只要布线不是很夸张,这个时序就不会出问题。

评分

参与人数 1贡献 +4 收起 理由
icy88 + 4 感谢支持

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
5#
 楼主| 发表于 2012-5-9 13:13 | 只看该作者
本帖最后由 icy88 于 2012-5-9 13:18 编辑 : r8 J# ^. c/ u, _4 \+ e

6 ?0 X3 H) U. e5 g' e* ?0 q) J5 @jedec上关于dqs与clock之间时序关系的定义有如下几个参数:; [, d. C6 _' Y& g/ r. X
2 P9 |3 }4 U7 o8 E6 }6 z

1 q6 c  p+ u; }- V5 X
  L& W: [$ E& g5 ~

dqs_clk1.png (307.44 KB, 下载次数: 26)

dqs_clk1.png

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
6#
 楼主| 发表于 2012-5-9 13:16 | 只看该作者
yuxuan51 发表于 2012-5-9 13:03
/ o% [4 R: C8 J2 G源同步和内共同时钟同步有一个很大的区别就是源同步时DQS与DQ的方向始终保持一致

* ~$ ]7 w& j! S. o0 r- G0 B5 f还请yuxuan51帮忙分析下dqs与clock的时序关系

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
7#
 楼主| 发表于 2012-5-9 13:17 | 只看该作者
yejialu 发表于 2012-5-9 13:10 8 v+ v5 y( V# \! G
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...
1 J) b. k1 w: W; ?% i/ f4 U
您说得memory controller是DDR3中的功能吧?

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
8#
发表于 2012-5-9 13:20 | 只看该作者
yejialu 发表于 2012-5-9 13:10 " w8 q- x$ Z" X6 ~/ U
对于DQS 与CLK的时序关系问题。以前DQS 与CLK的线长有比等长的关系。现在有的Memory controller 没了这个 ...

. ?8 l! |- h) u你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证一样,所以有了个“write leveling”这个功能来保证时钟与DQS的时序,但是DDR1与DDR2貌似还没有这个功能,所以还是需要考虑DQS与CLK的关系

点评

读写平衡不是针对,,ddr3 fly by拓扑里面的读写命令控制信号,读写平衡保证每个颗粒的读写命令的到达时间一致,保证同一个字节的数据同时写入或者读出,其实应该不是调节dqs跟时钟的之间的关系对不?  详情 回复 发表于 2015-2-2 19:21

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
9#
发表于 2012-5-9 13:21 | 只看该作者
icy88大神啊,我还想听听你的高见呢

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
10#
发表于 2012-5-9 13:53 | 只看该作者
yuxuan51 发表于 2012-5-9 13:20
, }7 ^3 i4 Q+ ?' m你说的这个情况是DDR3,由于DDR3的时钟与地址,控制线为菊花链结构,导致时钟到每一个颗粒的时钟没法保证 ...

5 ^' w2 T$ _7 J! I- L" p: Y是的,是DDR3 。DDR2 还是有DQS与CLK的等长的。

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
11#
发表于 2012-5-9 15:48 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 15:50 编辑
! ?! S8 a( m1 Q9 C# S
4 f% L, x) Z+ k2 y" X没有人继续讨论了么。。。那我先说下我的看法吧" W* p+ B: f# p# s0 e1 j/ i) g

+ f. l* h" @! s7 @- h首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说的读数据),DQS和CLK还是有一些指标的,下图
& j5 m& _" ?4 P) q1 ?. `- D& n5 h3 B$ h6 R; E% S

  p0 s2 ~1 \. Q
  X' N/ t2 [, q. f7 G/ j" F% B' p# \! S. U" z: X( y

4 W3 y* h; A! y9 j- \& e$ e这里的tDQSCK即DDR2输出DQS时相对于CLK的偏移的大小,它是个范围值,下图,在CLK沿的左边应该为最小值,即负值,在CLK沿右边为最大值,即为正值
' ^9 a; K. @) x& |' Y7 a' }8 a
% b1 T. d" G  u, F
4 ?. u: u/ x9 U" t7 a& H3 _& e$ m" f7 K8 m
; Q& y+ i  x$ Z6 s  M+ A

# _3 _8 I( i5 [. }6 c+ g" @3 t还有两个参数为Read preamble和Read postamble,意思为读前准备状态和读后同步状态,两个都为低电平,将有效的DQS时段夹在中间,其中Read preamble大约持续一个周期左右,下图
2 I8 T9 J6 x6 Z/ J. F/ X' f
4 C, F$ v$ f: e
# ?0 D' P- ^# t( }/ U# W9 P( S0 G$ ~4 x' O0 R2 G$ `
/ V7 f* d3 q4 j9 X4 C. s5 ]8 g

8 Q7 r" [$ l. K! t( y% t3 M确实很少有资料提到DDR2输出数据时CLK与DQS的关系,从POWERPC系类的datasheet里也没有发现读DDR2时CLK与DQS的约束要求,个人觉得应该是控制器将接收到的DQS与CLK进行了相位调整,类似于调整DQ与DQS那样,当然仅限个人猜测,希望能看到大家更多的意见和看法

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
12#
 楼主| 发表于 2012-5-9 15:51 | 只看该作者
发篇大牛写的论文,网上找的,大家共同学习下
; [! \8 v1 B: O9 ^3 r! o
# D( ^3 S' C9 C8 N  L0 f& i! B' J3 |" K  W+ C Channel_timing_error_analysis_for_DDR2_memory_systems.pdf (1.89 MB, 下载次数: 1811)
5 M. r$ O6 O' O" `8 s. c, E. W/ F/ A5 g# G" @
里面有列出了ddr2种需计算的时序关系的公式
8 C1 n5 E9 m) q) ?2 n: }3 N! l' N  e, ]' z4 |  G- D' ^
! R) j, Z8 Z& K" w  y
* t% p+ T+ F" Z& F9 A
IEEE网站上卖13米呢,大家珍惜阿!

评分

参与人数 1贡献 +25 收起 理由
shark4685 + 25 专研精神,鼓励下!

查看全部评分

7

主题

237

帖子

2077

积分

EDA365版主(50)

Rank: 5

积分
2077
13#
 楼主| 发表于 2012-5-9 16:35 | 只看该作者
yuxuan51 发表于 2012-5-9 15:48
4 z! S+ T1 P  b% ?8 ?: b! ?没有人继续讨论了么。。。那我先说下我的看法吧
% v# [: w9 V  ?
# ~! ~8 |1 Q# E8 ]首先在DDR2的规范中在DDR2侧输出数据时(也就是我们常说 ...
% p. z+ b. ]5 X
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从driver端发出后,数据的采样就跟时钟没有关系的.如果根据下载的资料来计算话,只能说在芯片内部时钟跟dqs是必须有个时序的要求的,
4 @. c" j* _4 Q, p. z
* j0 p$ m* T; l& u
8 i8 K0 Z  K  @
: x% W$ x* Y7 M( Mhigh speed里翻出来的源同步总线的结构图.
# ^+ O. S8 B2 t+ o: h& U- \3 ~4 h
0 z4 g* U9 }7 r) K由图上,强烈怀疑是芯片内部触发器有一个数据的最小锁存时间要求,因此要dqs和clock有一定的时序关系.- w5 E! w, F' O- ]/ M$ W
" S- g. a5 p% e$ ^( H% ^1 _
不知理解是否正确,欢迎拍砖.

4

主题

498

帖子

5721

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
5721
14#
发表于 2012-5-9 17:02 | 只看该作者
本帖最后由 yuxuan51 于 2012-5-9 17:36 编辑 4 C% v) z' H& D* T. w
icy88 发表于 2012-5-9 16:35 + X# q. O2 F1 B
我一直在纠结着dqs与clock的时序关系是怎样产生的,因为按照源同步时序的理解,只要时钟触发strob并与data从 ...

" G) Q' _5 C0 @; S8 i5 ~
& b3 {& x; O3 ?' y# j% M0 u) x+ T1 C2 U, ]/ Y/ |7 r4 V' W* ^
两个观点:% A0 T5 ?) P% U# _2 Z
4 h  }1 q$ T- h( B
1.DQS虽然叫做DQ的时钟,但是它的表现形式和我们常见的时钟还是不一样的,常见的时钟形式是1010这样的重复码型,DQS不是,它只有在有进行DQ采样时才表现出1010这样的特性,所以它本质上来说还应该当做一个特殊的数据流来处理,需要时钟沿来触发采样,所以有了DQS和CLK这样的时序关系: q4 [2 L# f" y% G) H+ s
9 C6 f# K( o) H
2.DQS相对于CLOCK的延迟太长的话,则数据总线占用时间过长,如果紧接着有读/写操作的话,会出现总线冲突,所以需要时序关系来约束

2

主题

157

帖子

999

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
999
15#
发表于 2012-5-9 17:55 | 只看该作者
如果DQS与CLK的时序不对,那么DQ信号和ADD之类的信号怎么匹配呢。 DDR怎么工作呢。 所以DQS与CLK的时序是必须的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-26 10:28 , Processed in 0.104732 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表