|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
很多人从99SE 前习惯了原理图生成网络表的,作PCB时有网络表导入元件封装及网络生成飞线. 从DXP后,才发现不习惯了.
/ N7 t) h7 c8 |
w x1 d% k9 ~; Y DXP --DXP2004 ---DXP2004SP1 -----DXP2004SP2----DXP2004SP3 没有直接导入网络表的选项,就象从DXP 后,的很多人不习惯象99SE 前的那种整体全局编辑一样.
( m! i8 c# F2 ]( d* f( r5 [9 s: o: v8 l
其实在项目里由原理图更新PCB 时,可理解为就经历了生成网表,再由网表倒入PCB 的两个过程合二为一了.
3 Y5 M, S" x& R& R4 T6 |2 J( L+ D- s7 n( M u1 M- D
这应是软件功能上的进步.以前没很留意这.想没那网表导入也好,省事省心.可很多人发现没网表导入时,还以为是软件的BUG.没太在意. 1 V8 {2 D: U0 U, @6 f4 Z# m* R. P8 Y
8 b3 ~( R$ r* m
7 |. o7 q- ?9 A! V
. f8 g1 ]9 F ~8 ^ u 前些天没事,发现了其实 ALTIUM 并没彻底甩掉网表导入的功能( 牵强的说哦,一定要扯到网表倒入的话)---其实还不如直接有SCH 更新PCB 简洁,个人认为的.1 ]& t7 z) i+ N* Q+ g$ S" q) G
% u8 z5 X- r# _8 P7 Z9 t9 D
在原理图完工后,可生成protel 网表,或别人的给你的网表,(封装库要先有哦),还是能弄到PCB里的.这个在 项目-----显示不同点 里 能实现网表倒入PCB 的,(要是你还怀旧的话),有空自己琢磨看看,是不是能搞定?, }3 M) e# ~6 n" n" q- D& H
1 }6 @$ d5 ~) z8 Y
-----看到好多人问网表倒入PCB 的事,就想起了这回事.其实,大家应开始甩掉以前的习惯的.我也不赞成用网表倒入的,麻烦,不如更新PCB的快,还简洁些.
4 h( J$ A3 r* k* [# I8 e1 ]& e+ S$ Z* X& b' d, L' l* A
这里只作怀旧网表导入者操练着玩,不推荐.
* r7 ?- h+ h0 K
: p( S# ^. N* B 上面随便贴了几个操作示意的简图,还有些省了,第三图过后,就和SCH更新PCB里差不多,不贴了,有空大家琢磨着玩吧!!!$ j6 `* l* } L
! f1 J3 L0 \+ `) V8 V; L, E[ 本帖最后由 rhymebus 于 2008-5-13 21:29 编辑 ] |
|