在DDR2嵌入式应用中,数据线(DQ,DQS,DQM)是一一对应而且有ODT,所以可以在源端加匹配电阻即可。而控制线和时钟线在多片DDR2芯片时,一般采用T型连接,在查看了一些PCB设计发现,一些设计仍然只在源端加匹配电阻,一些还在T型点加Rt上拉VTT。1 k/ y# s4 a' Y# i6 F
现在有几个问题,希望高手给予指导:# N+ Q/ R7 G; M; s
1:只在源端加匹配电阻,信号从驱动源输出后将在T型连接点反射,由于源端电阻吸收,不会产生影响。但是在T型分支到DDR2,将再次发生反射,是否只需分支足够短就可解决反射问题。 1 F2 E0 E a7 B# w: F" r! q3 U# H2:加VTT的原理是什么?以及VTT是否有额外芯片提供或者可用VREF?- U& N2 W! r7 O& B2 d( K
3:感觉加VTT和菊花链终端匹配的原理相同,一些资料中将可以直接上拉到VCC终端匹配。应该上拉VTT还是VCC?' G' `) `% A I. Z0 L
4:各位如果有菊花链匹配资料,希望上传一点。