EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Cadence_CPG_Mkt 于 2017-11-29 17:07 编辑
- P3 S4 t7 M, M: a* L, w+ v8 K9 Y0 _0 s7 H8 i
9 {8 N4 M _/ b1 h. {! A4 O9 u
2 n0 g6 X S z; }) ^7 E; U) l
简介
, [0 r6 h$ Z0 ~6 b6 D5 CCadence Sigrity解决方案,2012 年Cadence公司以8千万美元收购Sigrity公司,原提供用于IC封装物理设计和电源完整性、信号完整性、设计阶段电磁干扰(EMI)分析的软件: 分析包括芯片、IC封装和印刷电路板在内的设计。原Sigrity公司创建于1997年,凭借在仿真中使用针对电子结构的电磁计算技术和混合求解技术,获得美国国家自然科学基金会奖项。 5 F$ \4 b& t2 ?! h E
Cadence公司收购Sigrity公司之后,对Sigrity 产品线做出一系列整合,更好地支持、对接同一公司下的PCB设计和IC封装设计软件,并且持续地创新和扩展产品技术, 包括: 2015年,Cadence公司发布了Sigrity并行计算4-pack,可以使得PCB精确模型提取验证加速3倍,从而实现高效的产品设计。并且提供兼顾电源效应(power-aware)的系统信号完整性(SI)分析功能,支持全面JEDEC合规检查的LPDDR4分析,以及灵活的软件购买选项。 2016年,Cadence公司扩展了产品组合,提供升级的串行链路分析流程,包括IBIS-AMI建模技术、USB 3.1(Gen 2)合规工具包、以及剪切-缝合(cut-and-stitch)模型提取技术,可将长串行链路分段,分别使用3D全波建模或者混合提取技术建模。 2017年,Cadence Sigrity产品引入了几项专门用于加速PCB电源和信号完整性验收的新功能。与Cisco合作开发的“电源树” (PowerTree™)技术,实现基于团队合作的电源完整性(PI)解决方案,减少设计迭代,加速产品成功上市。
; }1 p6 U7 H- w3 B. q5 C
, k& u) i1 z8 P# {: q* x2 U# D1 f u$ L完整解决方案
! \/ W+ V5 S, Y9 J# Q2 ?8 o5 w( I6 ]+ |
1. Allegro Sigrity串行链路分析解决方案 | 用于分析千兆位级串行链路的完整解决方案
% R0 l% ^6 [: i
6 z0 S, `: a# j7 Q# V1 l# D* ~核心价值 主要功能/特点 8 G/ r, [* S: {3 w& ^
2. Allegro SigritySI Base信号完整性基础解决方案 | 先进的信号质量分析 * P7 |* ^& ]( p0 i, V* y, f9 F
核心价值
- U# q' ^; C7 L! j( m% q
主要功能/特点
# g8 |+ b" u4 V1 A2 w0 K) Z' `集成Allegro Sigrity SI Base和Allegro PCB编辑器
( U. O+ T7 r" t. H) A9 I* f/ ]. z. k3 m3. AllegroSigrity PI Base 电源完整性基础解决方案 | 实现PI专家和非专家协同合作的电源完整性分析工具
. ^0 P8 U; E/ I5 K6 H9 K核心价值 定位需要更改布局的区域,以提高电源完整性 为PDN分析提供高级建模和PI仿真 在封装或板级仿真PDN PFE有助于去耦电容的选择和放置
% h4 T- d2 s7 Z
$ X0 J; L( j( I# V3 x% [0 E主要功能/特点 执行一级PI分析 尽早发现设计错误,提高设计一次性成功率 采用以PI为核心的约束条件,缩短设计周期 设计面板与layout分析环境二者紧密集成 准确定位需要修改的物理位置,以提高PDN性能
5 x+ s0 H: C3 l4 x- L" w ! Q7 a/ ?4 V% E1 K; M* v
Allegro技术环境集成Sigrity电源分析技术 - [& g' o: E0 R$ M/ Q* H7 o/ }; h3 P2 H
4. Allegro Sigrity Power-Aware 兼顾电源的信号完整性解决方案 | 源同步并行总线分析的完整解决方案 4 G. ~- @( T7 }; f( h; p2 n
核心价值
) _" a+ x9 p& t6 b+ s* O) H, |7 \5 y非理想电源/地仿真(下图)与理想电源/地仿真(上图)
, H2 E7 t- k5 g6 |9 U5. Allegro Sigrity 电源完整性验收和优化解决方案 | PI专家的签收级AC和DC分析工具
/ j& N) s- g% n9 S2 {核心价值 PCB和IC封装设计AC及DC PI分析的验收级精确度 可用于单项工具模式或作为一个集成Allegro Sigrity解决方案 设计面板功能方便用户在分析PCB或IC封装的同时查看和修改设计 $ N3 x8 p% Z! W, t! w
- T" f' f5 I9 M8 a5 Y& ?. E主要功能/特点 Allegro设计面板功能可让您在分析Allegro PCB或IC封装设计时查看和修改设计 兼顾热能的分析功能,可以同时考虑器件热和焦耳热 电气评估功能可让您快速对设计的电气质量进行一级评估 与Allegro PCB和IC封装工具的约束管理系统无缝配合 , l. I& A$ L' A9 ]/ w, g" x
6 A- d) O; `7 T# G% G% uAllegroSigrity PI 验收和优化解决方案与AllegroSigrity PI Base一起,允许单个用户访问以下的Sigrity专项工具,或使用整合的AllegroSigrity解决方案:3 I9 }" Z' u) T& w7 \! l8 V& Z* a& t
5 a) Z. t" s( f& r' ^+ X: f/ D
# l: M% ~* l4 |+ }( o0 Q( @
将这些Sigrity电源完整性工具集成到一个解决方案中,Allegro Sigrity PI 验收和优化解决方案可使它们与设计面板无缝集成
8 F0 c' e$ ?/ B' T
6. Allegro Sigrity 封装评估和提取解决方案 | 完整的IC封装评估和建模解决方案
: S# D8 M5 j$ {. o5 o( i- M核心价值
0 g& I; K# m: V+ m2 ?! s% Q, x% x7 B9 E/ E6 m4 R2 p2 r
专项工具2 b+ E0 ~0 |3 f4 E* F, P/ k- n3 g' f
6 W' j5 Z F. i7 i9 {* D
1. Sigrity PowerSI | 对整个IC封装或PCB进行快速准确的电气分析9 q. P7 X6 |& K; }
9 }5 S5 |/ r: DPowerSI是一款用于高级信号完整性、电源完整性和设计阶段EMI分析的虚拟多端口矢量网络分析器。 支持S参数模型提取、走线阻抗和耦合检查,为整个IC封装和PCB设计提供多种频域分析模式。 ( J6 E, r' N+ b: M& O: m
8 k+ z5 k( Q- C4 x+ s$ a( ~: z核心价值 市场主导产品,是进行关键PI、SI分析的必选工具 IC封装和PCB结构的高精度建模 单端和混合模式结果及后处理 自适应频率采样和智能结果存储 支持元器件/电路模型且不限制端口数 集成PowerDC™技术,确保直至DC的模型精度 流线型工作流程,简化设置步骤 集成全波和准静态3DEM求解器 * K3 Y; t5 d* b! O* v7 @$ O
频域SI,PI和EMC # U8 Z- k$ F# Z; J2 q
2. Sigrity PowerDC | 确保供电可靠
! J5 ]( F# q8 J% _% b0 |
: v: s9 o3 e7 p; fPowerDC是用于IC封装和PCB设计的高效DC验收解决方案,可进行电/热协同仿真,以最大限度地提高精度,可快速定位压降和电流的热点,自动找到最佳的感应线位置。 ( u8 \% ?4 L! L* |: b8 d
) H0 o) s( A; k: ?/ y/ R# ` D核心价值 PCB 和封装领域的第一个也是唯一的集成和自动化电/热协同仿真 持有专利的自动远程感应线定位,可有效节约时间 最快、最准确的压降解决方案 丰富的可视化选项,可快速进行设计改进 独特的可视化方框图结果,支持设计假设(what-if)分析 分块化多板E/T协同仿真 统一管理设置参数 集成 Allegro Sigrity PI 解决方案
3 y' m7 V& V7 a$ b3 {) p . O; @; F/ _# W. k9 I
多板E/T协同仿真 9 i# U: K+ F+ }8 `# ^
完整设计流程解决方案% E9 A% z+ G9 R" z1 e# D0 I4 J
% \9 V2 [( _9 C8 ~* l( c
1. PDN 设计 | 集成布局和分析解决方案的约束驱动设计+ X( i) Y$ E. }8 ?: h" |
/ R0 u) M+ Z9 Q1 {- k$ L! y8 P) t- t5 V
核心价值 基于团队的约束驱动设计流程:PCB布局专家执行一级PI分析,因此PI专家可以专注于高级分析任务 自动化设置AC和DCPI分析,并复用以前的设置,以便快速有效地分析设计变更 使用DRC标记和交叉定位,轻松识别需要满足PDN特定要求的布局布线变更 & d& V$ _8 J* T2 E6 ]& Y2 Q* n8 p) I
2. LPDDR4 完整解决方案 | LPDDR4设计兼顾电源的精确解决方案
0 c0 U: G/ @9 U0 P
% T3 |1 v2 o$ |5 ~$ W核心价值 多协议设计IP 硅级精确兼顾电源的IBIS模型 虚拟参考设计 精确的LPDDR4封装模型 完整的设计流程,以加快PCB分析 ' F4 H4 u+ U0 m4 s+ [5 B
( Z' A8 a% y3 [9 \3. IO-SSO 分析套件 | 您成功仿真所需的所有技术 Z4 ], j8 B* K) \9 }7 d* a
/ m# o; w7 V5 M0 S9 g
核心价值 % p( b+ [0 G( i
7 y3 _* m+ y9 Y/ H# D* j: u4 f
" @+ q2 F ?6 h欢迎您的评论!
1 W: r: u; W; @: t* N8 b9 h5 J1 a C* |% T- C2 \4 [2 H
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。 4 s2 j* m6 `0 x5 \/ G
# P3 T# h- o s7 J: N5 ?
( \* m. n0 g7 A8 D2 f |