EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
为了提高单根线的传输速率,必须要讲到我们模拟电路工程师的三大法宝,差分信号(differential signaling),时钟-数据恢复(Clock-Data Recovery,简称CDR),和信道均一化(Channel Equalization,Eq)。
% d$ d$ L6 C4 [" h9 b9 \ Y' U# x差分信号的好处:不外乎抗干扰能力强,引入的噪声也比较小,虽然必须要两根线,但速度从几百M提高到几G,还是很值得的。 A! Z1 U( m) K; z; P- J
. e$ J, P7 K: w; ICDR的好处:消灭了skew,减少了时钟的功耗和噪声(但多出了CDR电路本身的功耗和噪声),同时避免了电磁干扰。想想在PCB或者电线上传一个15G的时钟,太带感了,幸亏我们不用做这种事。5 l5 g5 y( C5 p4 d( ^& u
5 ]& E9 h" X5 e; H6 V
信道均一化 相当值得一提,这才是SerDes高速发展的决定性因素,所以我决定花点文字讲一下。
7 T8 l8 |4 J! c5 X4 \一般来说,真实世界中的信道都是低通特性的,到处都是小电容,所谓绝缘体中的分子在高频情况下吸收电场能量,再加上金属线中的趋肤效应,所以我们想要的高频信号走不了多远就不像样子了,比如下面某信道的频率特性(绿线)。
7 g/ a) v1 p3 K7 {. K# f/ g0 [" \
2 r" T8 ~0 i2 m9 d, {* _1 [如图所示,在对应28Gbps的频点上,信号能量被衰减了30db,电压幅度只剩3%了;在对应56Gbps的频点上更惨,65db意味着信号电压摆幅剩下不到千分之一。在这种信道中,发送端一个完美漂亮的数据眼图:
. u4 U6 R7 S0 s& W* w
0 _7 @' A, ?2 h& ^: F到了接收端会变成这样的一堆垃圾: ; T* i. g$ ?" L, N6 Y4 s7 s+ \
什么都辨认不出来对吧。但是,经过我们聪明的工程师们一番努力,均一化开关打开,信号就变成了这样: 2 k7 ~+ }& R$ m2 S4 N* A, ?
8 G& L/ G, X$ x; B
神奇么?我觉得挺神奇的,我认识的电子工程师们第一次看到这个,没人觉得不神奇。 ' K/ G: s! `6 R% h
5 T1 z9 ^) y3 n1 l; L下面一个重要的问题,既然有了三大法宝,他们只能用在串口上吗?
9 f7 B! I9 I+ P2 L+ B' m答案很显然,不是,串口可以用的,我们并口一样可以用。那为什么并口不用呢? 1 F- [7 w! ^# L& n' X
差分信号这条不用说了,并口的电线本来已经够多了,数目还要再翻一倍?系统工程师会杀人的。 ) ~. p2 @0 p* w5 f- u6 i
CDR 意义也不大,反正你并口速度也不高,一堆数据线中顺便传下时钟,比做接收端做CDR再采样每一位数据省事多了。 2 G! k/ D0 Z: B, [7 S. }
信道均一化属于屠龙之技,不用差分信号的话也就传几百M,本来就没啥衰减,用这个干啥?还是考虑下各种噪声串扰的问题吧。
: F9 p) m- U8 W' g) a$ O7 k$ W
. r2 f7 ^* n8 t于是答案就呼之欲出了。串口为啥比并口快?是因为串口的特性和应用场景,决定了它更加适合采用一些可以提高单根信道速率的设计方法,这些方法用在并口上并不合适。
0 w C. }1 o' F/ G8 h4 z. ] s, V& u, z7 V
从现有的应用看来,需要持续稳定高带宽的应用,往往使用高速串行接口,一根带宽不够再加一根,各种视频网络应用,基本如此。而一些历史遗留速度不高的应用,还有一些需要突发性高带宽的应用,并口仍然存活,比如很特殊的DDR。虽然XDR/GDDR/HMC/HCM这些新标准都在试图引入SerDes, 但DRAM行业的特殊性还是让并口继续存活着。; p' H1 m5 M1 k% s2 b) E
5 u, ?4 k7 z4 T% ? t1 E1 K这个答案清楚明晰的指出了几乎所有串口的优势,但是忘了提及一点,这些优势其实是三大法宝带来的,并非串口与生俱来。就像小强开车小明走路,小强自然快很多,但并非他天生就快,而是因为小明腿短够不到油门。haha...
+ _7 i( `$ H3 e* J
/ N W) }% @: v) U7 T$ ?& E2 L' u8 F3 M* `' A! `6 u8 ~, j
: X1 U- ~* Z1 f' \% j$ } Y; b) I
|