|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 clovep 于 2016-9-2 17:22 编辑 4 O, |9 _1 }4 O# y
5 G" \! q5 v2 q& d2 S+ U9 m+ d自学PI半年多时间(本身Layout),现在可以完成基础:
6 n5 _3 J& S& Z6 X U E9 Q AC : PDN仿真,DC:IR-drop
! o; _" b' [7 M" `% ?( H2 D# b/ o+ y# b
1.AC仿真中PDN目标阻抗是按照电压波动的百分比(例如:3%)来计算,8 d" F6 R8 t5 r' @$ r) _ g Q$ z
DC仿真中IR-Drop也是按照电压波动百分比(3%)来仿真。如果两个都+ Y' _4 O* v% M/ `
处于临界点3%,那最后的结果为什么不是6%呢?
* X# S& d, J ^3 q+ P2.PCB部分可完成的pnd优化一般是在10K-100M频率范围内,现在做的项目通过仿真发现pnd一般都是在30M之前是满足目标阻抗,30M之后开始超过目标阻抗。, g0 H$ n& t& A. T* ]" }1 y/ P
这种状况下电源文波通过测试,还是在要求波动以内。这个截止频率该如何具体量化呢?是需要后续的SSN噪声仿真来确定是否ok吗?: X% _& H; ~* z. o
+ ]# P6 p( A, ^9 I# y6 Q7 V望高手帮忙解答。不胜感激!3 a }+ a% o- s$ m! c2 k& @
) I, H1 U2 e( g% B! }
|
|