找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1121|回复: 3
打印 上一主题 下一主题

[求助]问一个关于FPGA引脚的PCB引出的问题

[复制链接]

2

主题

9

帖子

-1万

积分

未知游客(0)

积分
-11999
跳转到指定楼层
1#
发表于 2008-9-22 19:55 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我现在在用ALTERA的EP2S180(1020引脚)搭一个测试平台,用16层版(加上顶层和底层共8层信号层),6MIL的最小线宽,请问一下,靠近FPGA中心的I/0引脚怎么引出来啊?
' L* \5 W/ B5 ?: |8 I% T# e/ \4 g# ]# d) N' }" D5 H
我认为最多就是通过过孔每相邻管脚之间引出8条线出来啊,那里面的I/O不是不能用了?/ b! g" Y8 j/ I. N" t" D
5 ~0 R6 s3 _( M% _4 D" t& c9 T
谢谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

34

主题

595

帖子

2095

积分

认证会员B类

Rank: 25

积分
2095
2#
发表于 2008-9-22 21:27 | 只看该作者
你需要把线变细,每层在相邻管脚引2根线出来即可。如果不行,把最外面2排用Top层引出,3、4用Bottom层引出。

25

主题

86

帖子

616

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
616
3#
发表于 2008-9-23 14:29 | 只看该作者
可以用比两个引脚间的长度细的线,还可以在引脚之间打过孔,由别的层走线

2

主题

9

帖子

-1万

积分

未知游客(0)

积分
-11999
4#
 楼主| 发表于 2008-9-23 22:41 | 只看该作者
谢谢楼上两位的回答  但是我那块版子 PIN与PIN之间是不能走两条线的(因为最小线宽的要求)1 ^$ |' e' S7 O* P: n

, o% w9 r* I2 x$ x要是谁可以给一个1020脚FPGA全部IO都用完的应用例子就好了; x2 k# M+ K( p& k! U! Z
# i8 R' s; P6 p. n+ B
1020个脚都这么困难了,1520的不是更恐怖!!
3 @: J7 G4 X: T* g
7 @" P5 T& M( K7 O6 J! M% r" T( |画个PCB不容易啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 17:46 , Processed in 0.058600 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表