|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
我是PCB layout新手,希望各位不吝赐教。% X" p8 Y, p+ Q
- h/ o. x" _7 l7 @ g& a1 p
我在画一个FPGA的pcb,bga封装,6层板,原来用的平面去耦,电容都摆在fpga周围,
( Z" C3 p) a% U) r
* ?' W6 m5 {! u' E* Q3 {, j" M( E( `4 n现在我改用引脚去耦方案,去耦电容在bottom层,fpga下面。
9 }) I( I. D, S1 S% R$ { l
6 {- ^ I, Z0 u. L6 m: J |7 K我将去耦电容放置在这个地方,我的默认规则是5mil线宽线距,( f& o# W) u `
, D2 N9 N( ^! M# J n6 h
我像下图这样子放下去,是会有drc的,0 j' [: |: q9 v! O' u$ r; b: R
3 d# E3 z. j, H% s. n6 q
2 U: n) c R" B
, Q+ S9 ^# Q8 Z. z( u我将规则改了一下:, A6 N0 g/ Z7 Q. l4 V) p0 N% C5 m
6 r- \; {3 s, ?
& {8 R# g |& d8 o5 t这样子就可以了, F7 l1 n# @4 M {/ g7 W2 j+ e
+ ^. N8 f5 l2 F
请问,这样子生产出来,会不会有问题?有没有可能via和电容的smd焊盘短路。
% \ j. o8 a" O" }5 |$ `. r9 I7 v
4 @; _! U: Z1 k2 M0 O我听说有个过孔盖油工艺,我加工的时候如果采用盖油工艺,是不是可以避免发生这样短路的可能?4 g& n) L9 M/ J* E( o* C' B9 Y
* }) Y/ g! Q, I盖油工艺有什么作用?是不是为了解决这种问题的? |
|