找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 919|回复: 11
打印 上一主题 下一主题

FPGA做IIC主设备的问题

[复制链接]

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
跳转到指定楼层
#
发表于 2014-4-15 09:28 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
诸位好,现在的设计是这样的,FPGA做IIC的主设备,一片1.8V的芯片,一片3.3V的芯片,均为从设备,2个芯片的IIC管脚均接至FPGA的2个普通I/O,这样问题就来了,1.8V和3.3V电平不匹配。那能不能改成这样,将1.8V芯片的SCL、SDA管脚接到1.8V的BANK内,然后从3.3V的BANK内接出SCL、SDA并与上述的2个普通I/O对接。这样可以么?" \" u7 I3 N+ ?/ S9 M: Y# E
$ l9 r* O* |9 C5 Y8 {4 i5 h/ D# q" w- O
求大神
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

5

帖子

219

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
219
11#
发表于 2014-4-15 20:52 | 只看该作者
承接FPGA PCB   layout; N8 u% B" c  M2 A5 U5 G1 y5 U

7 W. \* c" n6 c) r+ @可做4~22层通孔,盲埋孔板,,擅长  FPGA,DDR2,DDR3,QDR,ssram,PCIE,SFP  等各种高阶高速电路板, u- b+ u0 R* F" @7 @

3 c! z. a) t7 }( V4 \' e' U- KQQ:120647853

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
10#
 楼主| 发表于 2014-4-15 18:30 | 只看该作者
caseyxie 发表于 2014-4-15 18:16: p8 U( }" c7 M
那就直接上电平转换电路!
2 Q- r6 l$ K8 l  c不过如果1.8V设备内部是真正的OC的话,可以考虑直接3.3V上拉。不保证能上到生 ...
/ W7 L! Q- Z4 i# p* ]) a
很可惜啊,1.8V设备内部不是OC门啊。!!

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
9#
 楼主| 发表于 2014-4-15 16:18 | 只看该作者
caseyxie 发表于 2014-4-15 14:10( n3 l' G& W7 h5 Z: W) [
哎。。。搞个电平转换电路很难吗?  t8 m; c- @, \6 i
如果你的3.3V设备认为1.7V电压也是高电平的话,就直接连接咯!

& l! M; F+ J% Q' v: v2 @1.8v对于3.3V设备来说肯定不是高电平啊~~

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
8#
 楼主| 发表于 2014-4-15 14:07 | 只看该作者
dongyaming 发表于 2014-4-15 11:14
: R1 u" n/ }! ]8 W! g- M5 S* {在FPGA内复制两个I2C_MASTER,各自管理1.8V从机和3.3V从机,硬件上互不影响。
. y' d0 Q, x1 D* ^6 H
OK!!

1

主题

8

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
7#
发表于 2014-4-15 11:14 | 只看该作者
ych634227759 发表于 2014-4-15 11:10! K3 g& L* ]& Z2 f. ]* n
这样的话是不是对时序什么的有要求,复杂了点吧?
5 d: D1 H8 `1 E2 {
在FPGA内复制两个I2C_MASTER,各自管理1.8V从机和3.3V从机,硬件上互不影响。

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
6#
 楼主| 发表于 2014-4-15 11:10 | 只看该作者
dongyaming 发表于 2014-4-15 10:564 Y( f/ o' u3 v* s* _7 j+ G) }% h
直接用两个I2C不完了么,一个接1.8bank一个接3.3bank

9 s( j' y7 h( t6 K% X8 C& a这样的话是不是对时序什么的有要求,复杂了点吧?

1

主题

8

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
5#
发表于 2014-4-15 10:56 | 只看该作者
直接用两个I2C不完了么,一个接1.8bank一个接3.3bank

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
4#
 楼主| 发表于 2014-4-15 09:59 | 只看该作者
part99 发表于 2014-4-15 09:54  |# U. o2 V- K+ H. v+ |
你能否具体点告诉大家你用的是什么FPGA啊? 感激不尽!

" o: M& c  {5 N7 L! o8 K/ z4 b% vXilinx公司最新的7系列FPGA,具体型号为XC7K410T-2FFG900!多谢啦!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
3#
发表于 2014-4-15 09:54 | 只看该作者
ych634227759 发表于 2014-4-14 20:49
) f, _- e' @& V8 e( O! A; y可否再具体点啊?感激不尽!

$ |6 J4 [( W* _. f. N# P# @你能否具体点告诉大家你用的是什么FPGA啊? 感激不尽!

28

主题

138

帖子

1355

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1355
2#
 楼主| 发表于 2014-4-15 09:49 | 只看该作者
part99 发表于 2014-4-15 09:38
/ R" I6 ^, u/ m是这样的,记得SCL和SDA配置成OD就可以了。

9 h2 `4 L; i2 ^: L& A可否再具体点啊?感激不尽!

10

主题

838

帖子

4907

积分

五级会员(50)

Rank: 5

积分
4907
1#
发表于 2014-4-15 09:38 | 只看该作者
是这样的,记得SCL和SDA配置成OD就可以了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 04:40 , Processed in 0.062983 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表