EDA365电子工程师网

标题: 求救allgro导入netlist问题 [打印本页]

作者: monxiongjiajia    时间: 2012-12-8 11:24
标题: 求救allgro导入netlist问题
allgro导入netlist后日志提示:( G2 G: q4 p$ ?3 q, d) h' _9 a
C0402! C0402; C101
/ f. r; e4 J, M# ~; r! V             ^
' F# A+ _  s* L: `ERROR: Cannot find device file for 'C0402'.  这是什么原因啊?求教各路高手解决,谢谢啦!!
作者: 香雪海    时间: 2012-12-8 11:26
没有c0402的封装
作者: monxiongjiajia    时间: 2012-12-8 11:50
我的库文件是从BRD里面导出来的,在Design_paths里面也设定好了对应的库路径。
3 I* X3 d8 u* C& q不过从BRD文件里面Export library时,LOG文件里面有如下信息:& S# v* c6 n5 h. q* C* u& P

. g$ Y( }6 h$ S- s, w, U! U  *** Creating padstacks. ***4 v2 j7 l- {: X* p: [7 M
% L. E' e9 s, [. F6 X
  NOPC40 being dumped.
5 P3 E; I% X# X' v1 ?& J9 g1 v' D0 N8 Y# U3 M- q
  S165D32 being dumped.
/ _) e5 I- k7 {9 E& A+ \, ]
. S$ d# L3 W  ~4 f4 v; X* K  O20X100 being dumped.; v* h1 F% I* I8 ]

: U2 `3 _  ~$ O! u8 y  R20X100 being dumped./ H7 I; Y7 p& L2 x7 b

1 ^7 V6 O! z: {6 F/ Q  d$ g* d  STANDARDVIA being dumped.+ n! X) \: w& I* {- B3 f) b
  .....................................) V/ {7 X. W; X( U) x: Q+ Q; j
  *** Creating package symbols (.dra and .psm) ***: ~2 i' t$ q6 F6 @6 b: h

8 K: n" k* C* ]& Q4 P! R+ T6 g: ?/ ]  lga_60 being dumped.5 N0 W3 N' o2 Z

" a2 m' t: K" |ERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.7 s7 I+ d% b3 A& i
ERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.
8 A% N! l: A: f* t$ F5 ^. _1 l- {ERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.) `. O! t! x( ~' d+ S
ERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.
2 Z1 Z* M" X# B' \: y5 xERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.' a* v% r+ a: c
ERROR: For symbol Symbol Definition "Lga_60", C40 padstack not found . Pin not added.
9 A, b. F8 c& `+ cERROR: For symbol Symbol Definition "Lga_60", C28 padstack not found . Pin not added.
8 ]. g/ x/ p0 z' HERROR: For symbol Symbol Definition "Lga_60", C28 padstack not found . Pin not added., q; R" z2 M& G+ F8 F
这个该怎么解决呀?先谢谢大家啦!7 W5 [7 y8 y# k* U4 H2 a! J
   
作者: 香雪海    时间: 2012-12-8 12:19
你的库有问题
作者: monxiongjiajia    时间: 2012-12-8 12:53
从BRD文件里面导出来的LIBRATY不能直接用吗?还要怎么处理一下?
作者: 香雪海    时间: 2012-12-8 13:14
monxiongjiajia 发表于 2012-12-8 12:53
" S: i3 r; b4 c+ p: O$ D  h- }, g从BRD文件里面导出来的LIBRATY不能直接用吗?还要怎么处理一下?
/ C, H' T! P  ~5 J
你看下你的原理图的管脚和你库文件管脚是不是对的上
作者: monxiongjiajia    时间: 2012-12-8 13:35
这个原理图和BRD文件是别人在他自己电脑上同步的。
( T3 r' j! n0 e- Q1 _发给我之后,在我电脑上就导不过来了。
作者: 香雪海    时间: 2012-12-8 13:38
monxiongjiajia 发表于 2012-12-8 13:35 * ^/ ?. R& B+ t4 R% B' `. A
这个原理图和BRD文件是别人在他自己电脑上同步的。
; Z  G  N- Z3 M3 C& y0 }发给我之后,在我电脑上就导不过来了。

( x0 k, d& [0 U( V5 l能把原理图和pcb发上来吗?
作者: monxiongjiajia    时间: 2012-12-8 13:39
公司里的文件哦,不好意思!不能发,都是同行的,请理解!
作者: monxiongjiajia    时间: 2012-12-8 13:42
我是拿着别人做好的一个项目(BRD和原理图是同步的),拷贝到我的电脑上面来,然后从BRD文件里面导出LIBRARY。在原理图里面重新生成NETLIST,然后导入到一个新建的BRD文件里面,但是,就是导不过来了,提示上面的这些错误
作者: yl120836513    时间: 2015-1-23 16:51
打开C0402的dra文件,file,create device file即可。然后重新导入。
作者: dzkcool    时间: 2015-1-24 11:45
从BRD文件里面Export library时可能没有对应的device文件,你可以下库目录下有无C0402.txt的文件。
. E7 W9 E! r6 P* O6 q没有的话就要按楼上的方法生成一个;% Z' c9 D) H* H6 I
Export library时的错误提示说明焊盘没在库目录中找到,你可以把库目录设置到导出时的目录,重新再导一遍。
作者: chl8812    时间: 2015-1-24 19:52
焊盘路径没有设对吧,找不到封装的焊盘. ?8 }' H" O8 i  e





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2