EDA365电子工程师网

标题: 那里可以得到package的model? [打印本页]

作者: gavinhuang    时间: 2012-5-10 09:54
标题: 那里可以得到package的model?
我想按照HFSS14.0中的例子仿真下package,但是我要从那得到package的model?需要用到什么工具??
作者: yuxuan51    时间: 2012-5-10 10:07
这么快就用上HFSS14.0了啊,看看安装目录下有没有demo,有的话最好,要是没有的话只能从其他地方找了,常见的就是拿到cadence sip画的封装版图然后通过ansoftlinks导入到SIWAVE或者HFSS里做分析,当然这个封装版本算是芯片机密部分,一般的厂家不会提供给客户的,要是你是做芯片封装的那就自己画吧
作者: pjh02032121    时间: 2012-5-10 19:26

, ~7 n4 }& P2 }, p& b1 B
" U& c7 w! K: x  m给你个QFN的要不要?{:soso_e102:}
2 F/ p3 A6 F+ D4 d* A' \* P* E8 O( T! W+ W+ n" z

作者: yuxuan51    时间: 2012-5-10 19:31
给我我要哦
作者: gavinhuang    时间: 2012-5-11 07:59
pjh02032121 发表于 2012-5-10 19:26 ) |# H) Z5 c! o, Y
给你个QFN的要不要?

1 x& d  f- g* h1 e( R8 _2 N# o" s给我个把!谢谢!342258509@qq.com# @8 S7 s' R# r" [4 j, n) N

9 H6 w8 h% h. \0 A# y   最好传到这个网站上!
作者: pjh02032121    时间: 2012-5-11 12:33
gavinhuang 发表于 2012-5-11 07:59 ( q& ^6 ^4 P3 ]. H2 b- Y6 X" y
给我个把!谢谢!
  T0 J2 l. g* r' d1 d2 R- A% f! [' w" g8 E6 O% X
   最好传到这个网站上!

0 b( V* t" P1 r0 \0 X! C/ Y$ P6 G, |8 b' F
用ansoftlinks5.0打开,export就可以了.
/ \8 j* o& m# t% ~- t最好先到siwave里clip一下,不然要跑死人的.
9 k. R% D7 R: b) i QFN.apx.rar (4.75 KB, 下载次数: 32)
作者: willyeing    时间: 2012-5-11 16:33
谢了不过要装个ansoftlinks5.0,有4.0版本的吗,转个低版本的吧。我保留一下或许以后用的上。
作者: willyeing    时间: 2012-5-11 16:41
pjh02032121 发表于 2012-5-10 19:26
3 X  y  T4 R' O4 t( B0 O0 J给你个QFN的要不要?

6 m5 @& `4 z1 ]. H/ H能否提个问题QFN封装的pin脚数有多少的,有QFN128/QFN144这种封装吗。
作者: gavinhuang    时间: 2012-5-14 08:14
pjh02032121 发表于 2012-5-11 12:33
. K+ b% B4 q* ?7 W用ansoftlinks5.0打开,export就可以了.' w: W. ?( ?- }
最好先到siwave里clip一下,不然要跑死人的.
# M3 z6 \1 R4 W- w
非常感谢!
作者: gavinhuang    时间: 2012-5-14 17:39
pjh02032121 发表于 2012-5-10 19:26 - {" c/ k- x, E; `2 `
给你个QFN的要不要?
& Q* \+ W" {+ ?( ^
你好!我看了下你发的这个例子,你是从上面里面导出来的??是你自己画的?
作者: pjh02032121    时间: 2012-5-14 19:09
gavinhuang 发表于 2012-5-14 17:39 & W0 |' ?; ], j! o
你好!我看了下你发的这个例子,你是从上面里面导出来的??是你自己画的?
, i+ U1 |7 _3 j- B4 M% v0 _
这是从cadence里导出来的,* h# s5 n! A1 ~3 z
当然也可以直接在HFSS/Q3D/SIWAVE里直接画出来,如果你不怕麻烦
作者: gavinhuang    时间: 2012-5-15 16:58
pjh02032121 发表于 2012-5-14 19:09
. j: O9 J* W9 a2 I" d2 h这是从cadence里导出来的,
# C6 j3 D0 I; m当然也可以直接在HFSS/Q3D/SIWAVE里直接画出来,如果你不怕麻烦
6 [) v) O3 L+ O( _5 k: ^5 _
你好!我还想问下,导出来的时候上面的 port就已经是设置好的吗??有什么网站提供package的.BRD文件吗??
作者: beyondoptic    时间: 2012-5-15 17:51
本帖最后由 beyondoptic 于 2012-5-14 22:03 编辑
9 S9 o' R9 l/ l/ W. r
pjh02032121 发表于 2012-5-9 23:26
8 G5 o% K7 f, P; y给你个QFN的要不要?

( }3 A* F# ^6 N2 t
# ^$ K0 K( H4 b8 u/ q* V/ U* n2 l" X我导到HFSS中怎么没有就没有线了啊,神马情况啊?{:soso_e118:}
/ Y5 B3 }# k* I2 g7 z. A5 |- {' u* A' A" h. l* S
, x9 g- N7 @" ]! M

8 Y. ~3 b- |1 e" W  G
1 D" z* b# N2 Q( l9 s% ?7 @
4 u& \6 X$ X# r' l& m0 v6 O5 b0 Z# b2 d+ u6 }- k7 T' r
5 d+ f5 p$ n9 n! i7 _
弄出来了啊,哈哈

Snap1.jpg (73.85 KB, 下载次数: 3)

Snap1.jpg

作者: pjh02032121    时间: 2012-5-15 19:29
本帖最后由 pjh02032121 于 2012-5-17 06:33 编辑 " q# j$ f6 \3 B
gavinhuang 发表于 2012-5-15 16:58
1 }; V8 R8 v7 ^5 `你好!我还想问下,导出来的时候上面的 port就已经是设置好的吗??有什么网站提供package的.BRD文件吗? ...
0 B- Y( p& w" V/ y/ s2 q( j: W

0 }( M) w# ^0 ?- Y8 L3 Y估计没哪家会提供这个东西,这应该算的上机密了,设计文件怎能随便示人。( V( q7 X" N* k# s) K; u, y
用这个模型在Q3D里提取的参数文件倒是经常要提供给客户用来仿真。
& H- h% }5 @3 H: a) Z, @下面这个就是从上面那个文件里提取出来的。4 Q: v5 }3 G8 c% K6 p

: p) x% l  f/ @# R具体怎么用的你就去看看阿笨的这篇帖子:http://www.pcbsi.com/bbs/thread-3185-1-1.html
& i/ i) [; C+ Z" Y2 Z5 z4 e QFN.rar (14.85 KB, 下载次数: 17)
作者: yuxuan51    时间: 2012-5-15 22:19
问下LZ你的QFN的模型上好几个GND的PIN脚为什么没有金线打在上面呢?是故意留空的么
作者: beyondoptic    时间: 2012-5-16 08:55
请问一下,这个QFN文件导入ansoftlinks后需要我们去修改层叠过孔锡球等一些参数然后才能导入HFSS中么?
2 `7 h& g6 V% S& @另外在HFSS中仿真package时候一般是设置的为lumped port,为什么不用wave port啊?是因为package尺寸太小的缘故么?另外看到模型中还设置了一个perfect E,想知道package提取模型和我们通常PCB版上高速信号过孔提取模型的方法有什么区别?1 U$ F4 N8 ?9 R2 N" U( y0 Q8 `& g$ b
有大虾做过这个package的仿真么?
作者: yuxuan51    时间: 2012-5-16 09:18
QFN哪来的孔和锡球,那个是针对BGA的
5 D# I/ W( @% E: [3 L+ [0 _, W; ~" j+ e5 V
package一般都用lumped port咯,bondingwire的die处PORT都为内部port,wave port没法在内部加的,perfect E是为了方便在bondingwire的die侧加port,为系统自动生成的,都是环形PORT
作者: beyondoptic    时间: 2012-5-16 11:22
QNF, 刚刚去百度了哈,学习了{:soso_e106:}* b" ^- M9 k# x- @- d/ ^2 y8 ]' M
不过package的模型的提取还得多摸索摸索{:soso_e130:}% g9 @* @$ \+ D& p
下面有个链接简单的介绍了下:http://residence.educities.edu.t ... mcm%20to%20hfss.htm9 s6 g8 }. Q" V: s& k4 c; w9 }

作者: gavinhuang    时间: 2012-5-16 19:24
pjh02032121 发表于 2012-5-10 19:26
# S6 b) o9 ~$ u( B/ |给你个QFN的要不要?

' }8 J  k6 [, ]4 e& }. Y问下LZ你的QFN的模型上好几个GND的PIN脚为什么没有金线打在上面呢?是故意留空的么 ! o5 f" ]9 e- V# H$ n, U% I

作者: pjh02032121    时间: 2012-5-16 19:31
gavinhuang 发表于 2012-5-16 19:24 # |3 S' O% D! K; p  J2 b5 V
问下LZ你的QFN的模型上好几个GND的PIN脚为什么没有金线打在上面呢?是故意留空的么

9 \% |- r  h! b( N% y那几个pad是打不打金线都影响性能,其实那些直接bond到地上的,也未必都打上的。
& ^5 L! P2 O# w' g" W3 f+ L多一根金线多一份money,满足性能的情况下,能少一根就少一根。
作者: 格林杨    时间: 2014-4-17 16:29
mark一下,感谢pjh02032121推荐
作者: fangjunjie    时间: 2014-4-21 09:39
问个问题,你们研究到了芯片的package,当然这样做仿真会更精确,但是对于哪些信号是有必要这么做,而且也不是所有芯片都可以得到package参数




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2