找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1582|回复: 4
打印 上一主题 下一主题

关于EMIF接口的实现

[复制链接]

2

主题

10

帖子

-8958

积分

未知游客(0)

积分
-8958
跳转到指定楼层
1#
发表于 2011-5-16 11:02 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
想请教一下大家关于EMIF接口的实现,就是想通过DSP发地址和数据给FPGA,然后从FPGA指定地址读取数据。6 L9 \& B" e. |4 ^
1 : 有哪些端口?' m+ V! S: ?: v, R8 \! f$ u
2 : 时序要求是什么样的?  a. a7 A) a9 e7 u# j9 _0 u8 u
谢谢大家指导。8 l% l- U- W8 S4 K% M+ ^# y

( f) m& _/ T9 f& w% U4 N5 ^+ {: M; ?1 ?* c4 h; m3 G
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

14

帖子

-8994

积分

未知游客(0)

积分
-8994
5#
发表于 2011-8-29 00:02 | 只看该作者
Thanks.Thanks.Thanks.Thanks.

0

主题

14

帖子

-8952

积分

未知游客(0)

积分
-8952
4#
发表于 2011-8-12 15:22 | 只看该作者
不是很明白,最好有更详细的说明!

0

主题

11

帖子

-8966

积分

未知游客(0)

积分
-8966
3#
发表于 2011-5-21 16:34 | 只看该作者
控制好的话,只用地址和数据线就可以,但注意DSP ready信号的连接及配置,防止导致DSP不干活。

4

主题

350

帖子

1647

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1647
2#
发表于 2011-5-20 20:15 | 只看该作者
FPGA采用FIFO,须连接16位数据线,片选信号,读,写信号线至FPGA。由于是异步总线,速度不可能很高。FPGA端可能会用到流控。时序按照EMIF总线来做即可。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 14:47 , Processed in 0.058069 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表