找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1113|回复: 8
打印 上一主题 下一主题

ORCAD错误,望高手解决

[复制链接]

2

主题

9

帖子

-8985

积分

未知游客(0)

积分
-8985
跳转到指定楼层
1#
发表于 2011-4-14 10:49 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我画了原理图,但是进行DRC检验的时候老是报错。我们老说中间需要一个什么插件,我不知道是什么。还望高手点拨

1.png (25.65 KB, 下载次数: 0)

1.png
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

283

帖子

4582

积分

五级会员(50)

Rank: 5

积分
4582
9#
发表于 2011-4-15 18:30 | 只看该作者
只要PIN TYPE 与 off-page type,port type一至就行拉.output-output,input---input这样对应就行了.

2

主题

9

帖子

-8985

积分

未知游客(0)

积分
-8985
8#
 楼主| 发表于 2011-4-14 19:39 | 只看该作者
回复 jacklee_47pn 的帖子
# c( K- c& H, n8 l% q% |3 ^9 u7 K  ^3 A4 s
那那些错误就不管他了吗???还是要怎么改

1.png (15.6 KB, 下载次数: 0)

1.png

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
7#
发表于 2011-4-14 17:24 | 只看该作者
我大概知道你的原理圖的構想,  可是 ORCAD 軟件他是死的, 不會分時多工, 不知道你是用的時鐘去控制讀寫的順序, ORCAD 裡面的 DRC 只看這個 PIN 你的設定是甚麼? 如果原理圖上有二個PIN(或以上)都是設定成 OUTPUT type 它的檢查結果就會告訴你錯誤, 並不代表仿真上或是實際電路會出錯.9 k4 C. }+ V- g" C/ i. h6 ?
, _; S( y5 d, o- K4 N: e
所以之前我一直強調再問你的原理圖上的器件的 PIN 設定是麼? 原因就是這樣.
6 |' {& m( c9 L) a3 n) {

2

主题

9

帖子

-8985

积分

未知游客(0)

积分
-8985
6#
 楼主| 发表于 2011-4-14 14:29 | 只看该作者
回复 jacklee_47pn 的帖子, g, I# a7 U5 d' a  J0 H  a6 B9 F
5 N: U6 Y) [( y; x+ L
我使用时钟控制读写顺序的
$ a8 ~! K( j* x- d/ z$ ~

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
5#
发表于 2011-4-14 13:55 | 只看该作者
"几个FIFO有片选信号,我就直接把他们的输出端连在一起了"  ==>  [片选信号]的 PIN TYPE 是甚麼?

2

主题

9

帖子

-8985

积分

未知游客(0)

积分
-8985
4#
 楼主| 发表于 2011-4-14 13:48 | 只看该作者
回复 jacklee_47pn 的帖子
8 p; k+ b& I3 j" r4 D& M
0 N+ v5 {; F* v  x* u不是那个问题!是多个FIFO芯片共用总线,应为几个FIFO有片选信号,我就直接把他们的输出端连在一起了,但是却老是报错,应该不用三态缓冲门的啊!

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
3#
发表于 2011-4-14 13:37 | 只看该作者
本帖最后由 jacklee_47pn 于 2011-4-14 13:43 编辑 + w: W/ K) k8 h' r
( P- P; a- m) C* r
應該說是你建立元件庫的 PIN 的屬性, 有依照Datasheet所說的去設定成輸出 , 然而所接連的另一端元件庫的PIN 屬性也是輸出, 所以會顯示錯誤. 如果你認為你的原理圖沒有錯, 就忽略不理會這個錯誤.! W' v2 U# n* l6 J8 V
另外可以在 DRC 裡面 ERC matrix 裡面可以去設定忽略(不要W 和 E), 在這樣做之後, 如果有真正不該有的output pin 接到 output pin , 是不會被檢查出來.% v4 ~  T# K) C1 G/ q$ G( w

2

主题

9

帖子

-8985

积分

未知游客(0)

积分
-8985
2#
 楼主| 发表于 2011-4-14 12:48 | 只看该作者
没有人会吗??在画PCB板的时候需要一个接插件,但是多个FIFO却不能共用。。老是会报错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 14:28 , Processed in 0.063981 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表